このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2017006512) 演算処理装置
国際事務局に記録されている最新の書誌情報   

国際公開番号: WO/2017/006512 国際出願番号: PCT/JP2016/002680
国際公開日: 12.01.2017 国際出願日: 02.06.2016
IPC:
G06N 3/04 (2006.01) ,G06N 3/063 (2006.01)
G 物理学
06
計算;計数
N
特定の計算モデルに基づくコンピュータ・システム
3
生物学的モデルに基づくコンピュータ・システム
02
ニューラル・ネットワーク・モデルを用いるもの
04
アーキテクチャ,例.網構造
G 物理学
06
計算;計数
N
特定の計算モデルに基づくコンピュータ・システム
3
生物学的モデルに基づくコンピュータ・システム
02
ニューラル・ネットワーク・モデルを用いるもの
06
物理的な実現,すなわち,ニューラル・ネットワーク,ニューロン,ニューロン構成要素のハードウェア実装
063
電子的手段を用いるもの
出願人:
株式会社デンソー DENSO CORPORATION [JP/JP]; 愛知県刈谷市昭和町1丁目1番地 1-1, Showa-cho, Kariya-city, Aichi 4488661, JP
発明者:
船▲崎▼ 智義 FUNAZAKI, Tomoyoshi; JP
尾崎 智章 OZAKI, Tomoaki; JP
代理人:
金 順姫 KIN, Junhi; JP
優先権情報:
2015-13710208.07.2015JP
発明の名称: (EN) ARITHMETIC PROCESSING DEVICE
(FR) DISPOSITIF DE TRAITEMENT ARITHMÉTIQUE
(JA) 演算処理装置
要約:
(EN) An arithmetic processing device for executing the arithmetic of a convolutional neural network, the arithmetic processing device being provided with a plurality of systolic array cells (21), a plurality of input switches (22), a plurality of output switches (23), a convolution arithmetic control unit, and a total binding arithmetic control unit. The plurality of input switches (22), provided corresponding to each of the plurality of systolic array cells (21), have input terminals (22a, 22b) and an output terminal (22c), and are switched to one of a state in which the input terminal (22a) and the output terminal (22c) are connected and a state in which the input terminal (22b) and the output terminal (22c) are connected. The plurality of output switches (23), provided corresponding to each of the plurality of systolic array cells (21), have an input terminal (23a) and output terminals (23b, 23c), and are switched to one of a state in which the input terminal (23a) and the output terminal (23b) are connected and a state in which the input terminal (23a) and the output terminal (23c) are connected.
(FR) L'invention concerne un dispositif de traitement arithmétique pour exécuter l'arithmétique d'un réseau de neurones à convolution, le dispositif de traitement arithmétique étant pourvu d'une pluralité de cellules de réseau systolique (21), d'une pluralité de commutateurs d'entrée (22), d'une pluralité de commutateurs de sortie (23), d'une unité de commande arithmétique de convolution et d'une unité de commande arithmétique de liaison totale. Les multiples commutateurs d'entrée (22), prévus de façon correspondant à chaque cellule de la pluralité de cellules de réseau systolique (21), ont des bornes d'entrée (22a, 22b) et une borne de sortie (22c) et sont commutés vers un état parmi un état dans lequel la borne d'entrée (22a) et la borne de sortie (22c) sont connectées et un état dans lequel la borne d'entrée (22b) et la borne de sortie (22c) sont connectées. Les multiples commutateurs de sortie (23), prévus de façon correspondant à chaque cellule de la pluralité de cellules de réseau systolique (21), ont une borne d'entrée (23a) et des bornes de sortie (23b, 23c) et sont commutés vers un état parmi un état dans lequel la borne d'entrée (23a) et la borne de sortie (23b) sont connectées et un état dans lequel la borne d'entrée (23a) et la borne de sortie (23c) sont connectées.
(JA) 畳み込みニューラルネットワークの演算を実行する演算処理装置は、複数のシストリックアレイセル(21)と複数の入力スイッチ(22)と複数の出力スイッチ(23)と畳込演算制御部と全結合演算制御部とを備える。複数の入力スイッチ(22)は、複数のシストリックアレイセル(21)のそれぞれに対応して設けられ、入力端子(22a,22b)と出力端子(22c)を有し、入力端子(22a)と出力端子(22c)とが接続された状態と、入力端子(22b)と出力端子(22c)とが接続された状態との何れかに切り替わる。複数の出力スイッチ(23)は、複数のシストリックアレイセル(21)のそれぞれに対応して設けられ、入力端子(23a)と出力端子(23b,23c)を有し、入力端子(23a)と出力端子(23b)とが接続された状態と、入力端子(23a)と出力端子(23c)とが接続された状態との何れかに切り替わる。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)