WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2016158031) 電圧バランス補正回路
国際事務局に記録されている最新の書誌情報   

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2016/158031    国際出願番号:    PCT/JP2016/054156
国際公開日: 06.10.2016 国際出願日: 12.02.2016
IPC:
H02J 7/02 (2016.01), H01M 10/44 (2006.01), H01M 10/48 (2006.01), H02M 3/28 (2006.01)
出願人: FDK CORPORATION [JP/JP]; 1-6-41 Konan, Minato-ku, Tokyo 1088212 (JP)
発明者: MIYAZAKI, Masatsuru; (JP).
FUKUI, Norio; (JP)
代理人: NAGATO Kanji; (JP)
優先権情報:
2015-068851 30.03.2015 JP
発明の名称: (EN) VOLTAGE BALANCE CORRECTION CIRCUIT
(FR) CIRCUIT DE CORRECTION D'ÉQUILIBRE DE TENSIONS
(JA) 電圧バランス補正回路
要約: front page image
(EN)This voltage balance correction circuit is provided with: a plurality of voltage correction circuits 11-1n corresponding one-to-one with a plurality of serially connected power storage cells B1-Bn; and a control circuit 10 for controlling the plurality of voltage correction circuits 11-1n on the basis of the voltage of the plurality of power storage cells B1-Bn. The plurality of voltage correction circuits 11-1n include: first coils L11-L1n connected in parallel to corresponding power storage cells B1-Bn; field-effect transistors Q1-Qn for switching the connection of the first coils L11-L1n to the power storage cells B1-Bn on or off according to the control performed by the control circuit 10; and second coils L21-L2n magnetically joined to the first coils L11-L1n. The second coils L21-L2n are connected in parallel to the plurality of voltage correction circuits 11-1n.
(FR)L'invention concerne un circuit de correction d'équilibre de tensions qui est pourvu : d'une pluralité de circuits de correction de tension (11-1n) qui correspondent de manière biunivoque à une pluralité de cellules de stockage d'énergie (B1-Bn) connectées en série; et d'un circuit de commande (10) pour commander la pluralité de circuits de correction de tension (11-1n) sur la base de la tension de la pluralité de cellules de stockage d'énergie (B1-Bn). La pluralité de circuits de correction de tension (11-1n) comprennent : des premières bobines (L11-L1n) connectées en parallèle avec des cellules de stockage d'énergie (B1-Bn) correspondantes; des transistors à effet de champ (Q1-Qn) pour établir et rompre la connexion des premières bobines (L11-L1n) aux cellules de stockage d'énergie (B1-Bn) conformément à la commande effectuée par le circuit de commande (10); et des secondes bobines (L21-L2n) couplées magnétiquement aux premières bobines (L11-L1n). Les secondes bobines (L21-L2n) sont connectées en parallèle avec la pluralité de circuits de correction de tension (11-1n).
(JA)本発明の電圧バランス補正回路は、直列に接続された複数の蓄電セルB1~Bnに一対一で対応する複数の電圧補正回路11~1nと、複数の蓄電セルB1~Bnの電圧に基づいて複数の電圧補正回路11~1nを制御する制御回路10と、を備え、複数の電圧補正回路11~1nは、対応する蓄電セルB1~Bnに並列に接続される第1コイルL11~L1nと、その蓄電セルB1~Bnに対する第1コイルL11~L1nの接続を制御回路10の制御によってON/OFFする電界効果トランジスタQ1~Qnと、第1コイルL11~L1nと磁気的に結合する第2コイルL21~L2nと、を含み、複数の電圧補正回路11~1nは、第2コイルL21~L2nが並列に接続されている。
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)