WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2016031120) 演算増幅器及びこれを使用したチャージアンプ
国際事務局に記録されている最新の書誌情報   

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2016/031120    国際出願番号:    PCT/JP2015/003500
国際公開日: 03.03.2016 国際出願日: 10.07.2015
IPC:
H03F 3/45 (2006.01), H03F 3/70 (2006.01)
出願人: FUJI ELECTRIC CO.,LTD. [JP/JP]; 1-1, Tanabeshinden, Kawasaki-ku, Kawasaki-shi, Kanagawa 2109530 (JP).
FUJI ELECTRIC FA COMPONENTS & SYSTEMS CO.,LTD. [JP/JP]; 5-7, Nihonbashi Odemma-cho, Chuo-ku, Tokyo 1030011 (JP)
発明者: SUZUKI, Takeshi; (JP)
代理人: HIROSE, Hajime; (JP)
優先権情報:
2014-172182 27.08.2014 JP
発明の名称: (EN) OPERATIONAL AMPLIFIER AND CHARGE AMPLIFIER USING SAME
(FR) AMPLIFICATEUR OPÉRATIONNEL ET AMPLIFICATEUR DE CHARGE L'UTILISANT
(JA) 演算増幅器及びこれを使用したチャージアンプ
要約: front page image
(EN)The present invention provides a stable operational amplifier having an enhanced frequency characteristic and also provides a charge amplifier using the same. An operational amplifier comprises: first and second push-pull circuits (11), (12) connected in parallel between positive and negative power supply lines; first and second current/voltage conversion circuits (13), (14) to which the higher potential sides of the first and second push-pull circuits (11), (12) are connected and which are connected to the positive power supply line; third and fourth current/voltage conversion circuits (15), (16) to which the lower potential sides of the first and second push-pull circuits are connected and which are connected to the negative power supply line; a first output stage (17) to which the output sides of the first and third current/voltage conversion circuits are connected; a second output stage (18) to which the output sides of the second and fourth current/voltage conversion circuits are connected; and an final output stage (19) in which bipolar transistors having the same polarity are connected between the positive power supply line and the negative power supply line. An output from the first output stage is supplied to the base of the transistor on the higher potential side of the final output stage, while an output from the second output stage is supplied to the bases of the transistors on the lower potential side of the final output stage.
(FR)L'invention concerne un amplificateur opérationnel stable présentant une caractéristique de fréquence améliorée ; l'invention concerne en outre un amplificateur de charge utilisant ledit amplificateur opérationnel. Un amplificateur opérationnel comprend : un premier et un second circuit push-pull (11), (12) connectés en parallèle entre des lignes d'alimentation électrique positive et négative ; un premier et un deuxième circuit de conversion de courant/tension (13), (14) auxquels les côtés de potentiel plus élevé des premier et second circuits push-pull (11), (12) sont connectés et qui sont connectés à la ligne d'alimentation électrique positive ; un troisième et un quatrième circuit de conversion de courant/tension (15), (16) auxquels les côtés de potentiel moins élevé des premier et second circuits push-pull sont connectés et qui sont connectés à la ligne d'alimentation électrique négative ; un premier étage de sortie (17) auquel les côtés de sortie des premier et troisième circuits de conversion de courant/tension sont connectés ; un deuxième étage de sortie (18) auquel les côtés de sortie des deuxième et quatrième circuits de conversion de courant/tension sont connectés ; et un étage de sortie finale (19) dans lequel des transistors bipolaires possédant la même polarité sont connectés entre la ligne d'alimentation électrique positive et la ligne d'alimentation électrique négative. La base du transistor sur le côté de potentiel le plus élevé de l'étage de sortie finale est munie d'une sortie du premier étage de sortie, tandis que les bases des transistors sur le côté de potentiel le moins élevé de l'étage de sortie finale sont munies d'une sortie du deuxième étage de sortie.
(JA) 周波数特性をより高めて安定した演算増幅器及びこれを使用したチャージアンプを提供する。正極及び負極電源ライン間に並列接続した第1,第2のプッシュプル回路(11),(12)、これらの高電位側を接続し正極電源ラインに接続した第1,第2の電流電圧変換回路(13),(14)と、第1,第2のプッシュプル回路の低電位側を接続し負極電源ラインに接続した第3,第4の電流電圧変換回路(15),(16)、第1,第3の電流電圧変換回路の出力側が接続される第1の出力段(17)、第2,第4の電流電圧変換回路の出力側が接続される第2の出力段(18)、正極電源ライン及び負極電源ライン間に、同一極性のバイポーラトランジスタを接続した最終出力段(19)とを備え、最終出力段の高電位側のトランジスタのベースに第1の出力段の出力を供給し、最終出力段の低電位側のトランジスタのベースに第2の出力段の出力を供給する。
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)