処理中

しばらくお待ちください...

設定

設定

出願の表示

1. WO2016027683 - 固体撮像素子および電子機器

公開番号 WO/2016/027683
公開日 25.02.2016
国際出願番号 PCT/JP2015/072322
国際出願日 06.08.2015
IPC
H04N 5/378 2011.01
H電気
04電気通信技術
N画像通信,例.テレビジョン
5テレビジョン方式の細部
30光または類似信号から電気信号への変換
335固体撮像素子を用いるもの
369固体撮像素子の構造,固体撮像素子と関連する回路に特徴のあるもの
378読出し回路,例.相関二重サンプリング回路,出力増幅器,A/D変換器
H03M 1/56 2006.01
H電気
03基本電子回路
M符号化,復号化または符号変換一般
1アナログ/デジタル変換;デジタル/アナログ変換
12アナログ/デジタル変換器
50時間間隔への中間変換を行うもの
56入力信号を線形のランプ信号と比較するもの
H03M 1/66 2006.01
H電気
03基本電子回路
M符号化,復号化または符号変換一般
1アナログ/デジタル変換;デジタル/アナログ変換
66デジタル/アナログ変換器
CPC
H03M 1/123
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
1Analogue/digital conversion; Digital/analogue conversion
12Analogue/digital converters
1205Multiplexed conversion systems
123Simultaneous, i.e. using one converter per channel but with common control or reference circuits for multiple converters
H03M 1/1295
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
1Analogue/digital conversion; Digital/analogue conversion
12Analogue/digital converters
124Sampling or signal conditioning arrangements specially adapted for A/D converters
129Means for adapting the input signal to the range the converter can handle, e.g. limiting, pre-scaling
1295Clamping, i.e. adjusting the DC level of the input signal to a predetermined value
H03M 1/56
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
1Analogue/digital conversion; Digital/analogue conversion
12Analogue/digital converters
50with intermediate conversion to time interval
56Input signal compared with linear ramp
H03M 1/66
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
1Analogue/digital conversion; Digital/analogue conversion
66Digital/analogue converters
H03M 1/82
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
1Analogue/digital conversion; Digital/analogue conversion
66Digital/analogue converters
82with intermediate conversion to time interval
H04N 5/378
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
NPICTORIAL COMMUNICATION, e.g. TELEVISION
5Details of television systems
30Transforming light or analogous information into electric information
335using solid-state image sensors [SSIS]
369SSIS architecture; Circuitry associated therewith
378Readout circuits, e.g. correlated double sampling [CDS] circuits, output amplifiers or A/D converters
出願人
  • ソニー株式会社 SONY CORPORATION [JP]/[JP]
発明者
  • 阿比留 隆浩 ABIRU Takahiro
  • 久松 康秋 HISAMATSU Yasuaki
  • 永田 忠史 NAGATA Tadafumi
代理人
  • 西川 孝 NISHIKAWA Takashi
優先権情報
2014-16656219.08.2014JP
公開言語 (言語コード) 日本語 (JA)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) SOLID-STATE IMAGE PICKUP ELEMENT AND ELECTRONIC APPARATUS
(FR) ÉLÉMENT DE CAPTURE D’IMAGE À SEMI-CONDUCTEURS ET APPAREIL ÉLECTRONIQUE
(JA) 固体撮像素子および電子機器
要約
(EN)
The present disclosure relates to: a solid-state image pickup element wherein gain transition can be performed at a high speed; and an electronic apparatus. A ramp generating circuit of the present invention is provided with sample-and-hold circuits and ramp generating D-A converters (DAC) of a number corresponding to the kinds of necessary gains (for instance, two kinds of gains, i.e., a low gain and a high gain). The two sample-and-hold circuits can separately hold gain DAC output voltages of different gains. Consequently, switching to the ramp generating DAC is made possible by means of ramp selection signals, said ramp generating DAC holding a necessary gain voltage. The present disclosure can be applied to, for instance, CMOS solid-state image pickup elements to be used in image pickup apparatuses.
(FR)
La présente invention concerne un élément de capture d’image à semi-conducteurs dans lequel une transition de gain peut être réalisée à une vitesse élevée ; et un appareil électronique. Un circuit de génération de rampe selon la présente invention comporte des circuits d’échantillonnage et de mémorisation et des convertisseurs numérique-analogique (CNA) de génération de rampe d’un nombre correspondant aux types de gains nécessaires (par exemple, deux types de gains, c’est-à-dire, un gain faible et un gain élevé). Les deux circuits d’échantillonnage et de mémorisation peuvent mémoriser séparément des tensions de sortie de CNA de gain de différents gains. Par conséquent, une commutation vers le CNA de génération de rampe est rendue possible au moyen de signaux de sélection de rampe, ledit CNA de génération de rampe mémorisant une tension de gain nécessaire. La présente invention peut être appliquée, par exemple, à des éléments de capture d’image à semi-conducteurs CMOS à utiliser dans des appareils de capture d’image.
(JA)
 本開示は、ゲイン遷移を高速に行うことができる固体撮像素子および電子機器に関する。 ランプ生成回路は、必要なゲインの種類(例えば、低ゲインと高ゲインの2種類)に応じた数のサンプルホールド回路およびランプ生成用DACを備えている。そして、2つのサンプルホールド回路は、異なるゲインのゲインDAC出力電圧を個別に保持することができる。これにより、ランプ選択信号にて必要なゲイン電圧を保持したランプ生成用DACに切り替えることができる。本開示は、例えば、撮像装置に用いられるCMOS固体撮像素子に適用することができる。
国際事務局に記録されている最新の書誌情報