16:00 CETの火曜日 19.11.2019のメンテナンス理由で数時間使用できません
国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2015145595) 計算機システム及び計算機システム管理方法
国際事務局に記録されている最新の書誌情報

国際公開番号: WO/2015/145595 国際出願番号: PCT/JP2014/058400
国際公開日: 01.10.2015 国際出願日: 26.03.2014
IPC:
G06F 9/50 (2006.01) ,G06F 12/00 (2006.01)
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
9
プログラム制御のための装置,例.制御装置
06
プログラム記憶方式を用いるもの,すなわちプログラムを受取りそして保持するために処理装置の内部記憶装置を用いるもの
46
マルチプログラミング装置
50
リソースの割り当て,例.中央処理装置(CPU)
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
12
メモリ・システムまたはアーキテクチャ内でのアクセシング,アドレシングまたはアロケーティング(情報記憶一般G11)
出願人:
株式会社日立製作所 HITACHI, LTD. [JP/JP]; 東京都千代田区丸の内一丁目6番6号 6-6, Marunouchi 1-chome, Chiyoda-ku, Tokyo 1008280, JP
発明者:
青木 英郎 AOKI Hideo; JP
西山 博泰 NISHIYAMA Hiroyasu; JP
礒田 有哉 ISODA Yuuya; JP
花井 知広 HANAI Tomohiro; JP
友田 敦 TOMODA Atsushi; JP
牛嶋 一智 USHIJIMA Kazutomo; JP
田中 剛 TANAKA Tsuyoshi; JP
高田 昌忠 TAKATA Masanori; JP
揚妻 匡邦 AGETSUMA Masakuni; JP
代理人:
井上 学 INOUE Manabu; 東京都千代田区丸の内一丁目6番1号 株式会社日立製作所内 c/o HITACHI, LTD., 6-1, Marunouchi 1-chome, Chiyoda-ku, Tokyo 1008220, JP
優先権情報:
発明の名称: (EN) COMPUTER SYSTEM AND METHOD FOR MANAGING COMPUTER SYSTEM
(FR) SYSTÈME INFORMATIQUE ET PROCÉDÉ DE GESTION DE SYSTÈME INFORMATIQUE
(JA) 計算機システム及び計算機システム管理方法
要約:
(EN)  Provided is a technique for avoiding a delay in the performance of a high-priority program in a computer system, configured from a multi-core processor, in which a plurality of programs operate. The core and memory that a program uses is allocated by using computer configuration information, program definition information, inter-program reference information, and the freshness of data cooperation. Furthermore, to enable a high-priority program to refer to and/or update data preferentially, access control is exerted, at the time of access, that selects data on the basis of priority and the freshness of information, the data being accessible by a low-priority program, and adjusts the frequency with which the data is accessed.
(FR)  L'invention concerne une technique permettant d'éviter un retard dans le fonctionnement d'un programme à priorité élevée dans un système informatique configuré autour d'un processeur à cœurs multiples exécutant une pluralité de programmes. Le cœur et la mémoire qu'un programme utilise sont attribués sur la base des informations de configuration de l'ordinateur, des informations de définition des programmes, des informations de référence inter-programmes et de la fraîcheur de la coopération des données. En outre, pour permettre à un programme à priorité élevée de consulter et/ou d'actualiser des données de manière préférentielle, le procédé prévoit d'exercer un contrôle d'accès, au moment de l'accès, qui sélectionne des données sur la base de la priorité et de la fraîcheur des informations, les données étant accessibles à un programme à priorité faible, et qui ajuste la fréquence à laquelle on accède aux données.
(JA)  複数のプログラムが動作するマルチコアプロセッサで構成された計算機システムで、優先度の高いプログラムの性能遅延を回避する技術を提供する。 計算機の構成情報と、プログラムの定義情報およびプログラム間での参照情報、およびデータ連携の鮮度を用いて、プログラムが使用するコアとメモリを割当てる。さらに、アクセス時に、優先度が高いプログラムが優先的にデータを参照/更新できるように、優先度と情報の鮮度に基づき優先度が低いプログラムにアクセスを許すデータを選択し、アクセスする頻度を調整するアクセス制御を行う。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)
また、:
JPWO2015145595