16:00 CETの火曜日 19.11.2019のメンテナンス理由で数時間使用できません
国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2015132833) 半導体デバイスおよび表示装置
国際事務局に記録されている最新の書誌情報

国際公開番号: WO/2015/132833 国際出願番号: PCT/JP2014/006303
国際公開日: 11.09.2015 国際出願日: 17.12.2014
IPC:
H04L 29/06 (2006.01) ,G09G 3/20 (2006.01) ,H04L 7/08 (2006.01)
H 電気
04
電気通信技術
L
デジタル情報の伝送,例.電信通信
29
グループ1/00から27/00の単一のグループに包含されない配置,装置,回路または方式
02
通信制御;通信処理
06
プロトコルによって特徴づけられるもの
G 物理学
09
教育;暗号方法;表示;広告;シール
G
静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3
陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20
マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
H 電気
04
電気通信技術
L
デジタル情報の伝送,例.電信通信
7
受信機を送信機と同期させるための配置
04
同期信号による速度または位相の制御
08
同期信号が周期的に繰り返すもの
出願人:
株式会社JOLED JOLED INC. [JP/JP]; 東京都千代田区神田錦町三丁目23番地 23, Kandanishiki-cho 3-chome, Chiyoda-ku, Tokyo 1010054, JP
発明者:
石井 宏明 ISHII, Hiroaki; null
代理人:
吉川 修一 YOSHIKAWA, Shuichi; JP
優先権情報:
2014-04432206.03.2014JP
発明の名称: (EN) SEMICONDUCTOR DEVICE AND DISPLAY APPARATUS
(FR) DISPOSITIF À SEMI-CONDUCTEUR ET APPAREIL D'AFFICHAGE
(JA) 半導体デバイスおよび表示装置
要約:
(EN) A semiconductor device (40) is provided with: a reception circuit (42) that receives communication frames, which are transmitted at a first cycle or a second cycle, said first cycle and second cycle being different from each other, and which include synchronization codes and data; a logic circuit (46) having a first operation state wherein the received communication frames are processed as data other than digital image signals, and a second operation state wherein the received communication frames are processed as the digital image signals; a detection circuit (43) that detects the synchronization codes from the received communication frames; a measuring circuit (44) that measures cycles of the detected synchronization codes; and a determining circuit (45) that determines the measured cycles. The logic circuit (46) substantially shifts to be in the first operation state or the second operation state corresponding to determination results.
(FR) La présente invention concerne un dispositif à semi-conducteur (40) pourvu : d'un circuit de réception (42) recevant des trames de communication, qui sont transmises à un premier cycle ou à un second cycle, ledit premier cycle et ledit second cycle étant différents l'un de l'autre, et qui comprennent des codes de synchronisation et des données ; d'un circuit logique (46) ayant un premier état de fonctionnement dans lequel les trames de communication reçues sont traitées comme des données autres que des signaux numériques d'image, et un second état de fonctionnement dans lequel les trames de communication reçues sont traitées comme les signaux numériques d'image ; d'un circuit de détection (43) qui détecte les codes de synchronisation des trames de communication reçues ; d'un circuit de mesure (44) qui mesure les cycles des codes de synchronisation détectés ; et d'un circuit de détermination (45) qui détermine les cycles mesurés. Le circuit logique (46) change sensiblement d'état afin de se trouver dans le premier état de fonctionnement ou le second état de fonctionnement correspondant à des résultats de détermination.
(JA)  半導体デバイス(40)は、互いに異なる第1の周期または第2の周期で送信され、同期コードとデータとを含む通信フレームを受信する受信回路(42)と、受信された通信フレームをデジタル映像信号以外のデータとして処理する第1動作状態と、受信された通信フレームをデジタル映像信号として処理する第2動作状態とを有するロジック回路(46)と、受信された通信フレームから同期コードを検出する検出回路(43)と、検出された同期コードの周期を計測する計測回路(44)と、計測された周期を判定する判定回路(45)とを備え、ロジック回路(46)は判定結果に応じて第1または第2動作状態に実質的に移行する。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)
また、:
US20170076662JPWO2015132833