処理中

しばらくお待ちください...

設定

設定

出願の表示

1. WO2014178296 - データ処理装置、及びデータ処理方法

公開番号 WO/2014/178296
公開日 06.11.2014
国際出願番号 PCT/JP2014/061152
国際出願日 21.04.2014
予備審査請求日 29.08.2014
IPC
H03M 13/19 2006.01
H電気
03基本電子回路
M符号化,復号化または符号変換一般
13誤りの検出または誤りの訂正のための符号化,復号化または符号変換;符号理論の基本的仮定;符号化の限界式;誤り確率の評価方法;通信路モデル;符号のシミュレーションまたは試験
03データ表現の冗長性に基づく誤り検出または前方向誤り訂正,すなわち,符号後が元の語より多くのデジットを含むもの
05ブロック符号を用いるもの,すなわち,事前に決めた数の検査ビットを事前に決めた数の情報ビットに付加するもの
13線形符号
19巡回符号の特性を使わない,単一誤り訂正,例,ハミング符号,拡大または一般化されたハミング符号
H03M 13/25 2006.01
H電気
03基本電子回路
M符号化,復号化または符号変換一般
13誤りの検出または誤りの訂正のための符号化,復号化または符号変換;符号理論の基本的仮定;符号化の限界式;誤り確率の評価方法;通信路モデル;符号のシミュレーションまたは試験
25信号空間符号化による誤り検出または前方向誤り訂正,すなわち,信号点配置に冗長性を付加するもの,例.トレリス符号化変調[7]
H03M 13/27 2006.01
H電気
03基本電子回路
M符号化,復号化または符号変換一般
13誤りの検出または誤りの訂正のための符号化,復号化または符号変換;符号理論の基本的仮定;符号化の限界式;誤り確率の評価方法;通信路モデル;符号のシミュレーションまたは試験
27インターリーブ技術を用いるもの
H04L 1/00 2006.01
H電気
04電気通信技術
Lデジタル情報の伝送,例.電信通信
1受信情報中の誤りを検出または防止するための配置
CPC
H03M 13/1137
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
13Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
05using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
11using multiple parity bits
1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
1105Decoding
1131Scheduling of bit node or check node processing
1137Partly parallel processing, i.e. sub-blocks or sub-groups of nodes being processed in parallel
H03M 13/1165
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
13Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
05using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
11using multiple parity bits
1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
1148Structural properties of the code parity-check or generator matrix
116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
1165QC-LDPC codes as defined for the digital video broadcasting [DVB] specifications, e.g. DVB-Satellite [DVB-S2]
H03M 13/1177
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
13Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
05using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
11using multiple parity bits
1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
1148Structural properties of the code parity-check or generator matrix
1177Regular LDPC codes with parity-check matrices wherein all rows and columns have the same row weight and column weight, respectively
H03M 13/152
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
13Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
05using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
13Linear codes
15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
151using error location or error correction polynomials
152Bose-Chaudhuri-Hocquenghem [BCH] codes
H03M 13/255
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
13Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
25Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
255with Low Density Parity Check [LDPC] codes
H03M 13/2707
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
13Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
27using interleaving techniques
2703the interleaver involving at least two directions
2707Simple row-column interleaver, i.e. pure block interleaving
出願人
  • ソニー株式会社 SONY CORPORATION [JP]/[JP]
発明者
  • 篠原 雄二 SHINOHARA Yuji
  • ムハンマド ナビル スウェ ログヒン MUHAMMAD Nabil Sven Loghin
  • マイケル ロックラン MICHAEL Lachlan
  • 平山 雄一 HIRAYAMA Yuichi
  • 山本 真紀子 YAMAMOTO Makiko
代理人
  • 西川 孝 NISHIKAWA Takashi
優先権情報
2013-09699202.05.2013JP
公開言語 (言語コード) 日本語 (JA)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) DATA PROCESSING DEVICE AND DATA PROCESSING METHOD
(FR) DISPOSITIF AINSI QUE PROCÉDÉ DE TRAITEMENT DE DONNÉES
(JA) データ処理装置、及びデータ処理方法
要約
(EN)
The present invention relates to: a data processing device capable of ensuring good communications quality during data transmission using LDPC code; and a data processing method. Code bits for LDPC code having a code length of 16,200 bits and an encoding rate of 7/15 are replaced by symbol bits for a symbol corresponding to one of eight signal points prescribed by 8PSK. When allocating, to one symbol, 3-bit code bits stored in storage units having a storage capacity of 3 x 16200/3 bits and read one bit at a time from each storage unit, bits b0, b1, and b2 are each replaced by y1, y0, and y2, respectively, when the #i+1 bit from the most significant bit among the 3-bit code bits is set as bit b#i and the #i+1 bit from the most significant bit among 3-bit symbol bits in one symbol is set as bit y#i. The present invention is applicable, e.g., to data transmission, etc., using LDPC codes.
(FR)
L'invention concerne un dispositif ainsi qu'un procédé de traitement de données tels que, dans le cadre d'une transmission de données mettant en œuvre un codage LDPC (vérification de parité à faible densité), il est possible de garantir une qualité de communication satisfaisante. Un bit de signe du codage LDPC de 16200 bits de longueur de code et de 7/5 de taux de codage, est remplacé par un bit de symbole d'un symbole correspondant à un des huit points de signal définis selon une modulation par déplacement de phase à 8 états. Dans le cas où un bit de signe de trois bits enregistré dans trois unités enregistrement de 16200/3 bits de capacité d'enregistrement, et lu bit par bit à partir de chacune des unités enregistrement, est alloué à un symbole, alors le i+1ème bit à partir du bit de niveau le plus élevé du bit de signe de trois bits, consiste en un bit (b#i), et le i+1ème bit à partir du bit de niveau le plus élevé du bit de symbole de trois bits d'un symbole, consiste en un bit (y#i), en outre des bits (b0), (b1) et (b2) sont respectivement remplacés par des bits (y1), (y0) et (y2). Le procédé de l'invention est donc applicable dans le cas où est effectuée une transmission de données, ou similaire, mettant en œuvre le codage LDPC.
(JA)
 本技術は、LDPC符号を用いたデータ伝送において、良好な通信品質を確保することができるようにするデータ処理装置、及びデータ処理方法に関する。 符号長が16200ビットであり符号化率が7/15のLDPC符号の符号ビットが、8PSKで定める8個の信号点のうちのいずれかに対応するシンボルのシンボルビットに入れ替えられる。3個の16200/3ビットの記憶容量を有する記憶単位に記憶され、それぞれの記憶単位から1ビットずつ読み出された3ビットの符号ビットを、1個のシンボルに割り当てる場合には、3ビットの符号ビットの最上位ビットから#i+1ビット目を、ビットb#iとするとともに、1個のシンボルの3ビットのシンボルビットの最上位ビットから#i+1ビット目を、ビットy#iとして、ビットb0は、ビットy1に、ビットb1は、ビットy0に、ビットb2は、ビットy2に、それぞれ入れ替えられる。本技術は、例えば、LDPC符号を用いたデータ伝送等を行う場合に適用できる。
国際事務局に記録されている最新の書誌情報