WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2013057872) シャッフルパターン生成回路、プロセッサ、シャッフルパターン生成方法、命令
国際事務局に記録されている最新の書誌情報   

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2013/057872    国際出願番号:    PCT/JP2012/005819
国際公開日: 25.04.2013 国際出願日: 13.09.2012
IPC:
G06F 9/315 (2006.01), G06F 7/76 (2006.01), G06F 9/30 (2006.01)
出願人: PANASONIC CORPORATION [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP) (米国を除く全ての指定国).
UEDA, Kyoko; (米国のみ).
BABA, Daisuke; (米国のみ)
発明者: UEDA, Kyoko; .
BABA, Daisuke;
代理人: NAKAJIMA, Shiro; 6F, Yodogawa 5-Bankan, 2-1, Toyosaki 3-chome, Kita-ku, Osaka-shi, Osaka 5310072 (JP)
優先権情報:
2011-228892 18.10.2011 JP
発明の名称: (EN) SHUFFLE PATTERN GENERATING CIRCUIT, PROCESSOR, SHUFFLE PATTERN GENERATING METHOD, AND INSTRUCTION
(FR) CIRCUIT DE GÉNÉRATION DE MODÈLE DE RÉARRANGEMENT, PROCESSEUR, PROCÉDÉ DE GÉNÉRATION DE MODÈLE DE RÉARRANGEMENT ET INSTRUCTION
(JA) シャッフルパターン生成回路、プロセッサ、シャッフルパターン生成方法、命令
要約: front page image
(EN)A shift duplicating unit carries out a one-bit left bit shift of individual indexes on the basis of an index line (702) of four (bit width of eight bits) indexes that have been inputted, and outputs an index line (902) obtained by making two-by-two duplicates of each index. An adder then outputs a shuffle pattern (703) obtained by adding the values of 1, 0, 1, 0, 1, 0, 1, 0 in order from the left end to the index line (902).
(FR)Selon cette invention, une unité de duplication de décalage met en œuvre un décalage d'un bit des bits de gauche des index individuels sur la base d'une ligne d'index (702) de quatre (largeur de bits de huit bits) index qui ont été entrés, et elle émet une ligne d'index (902) obtenue par la création de paires de doubles de chaque index. Un additionneur émet ensuite un modèle de réarrangement (703) obtenu par l'ajout des valeurs 1, 0, 1, 0, 1, 0, 1, 0 dans cet ordre à partir de l'extrémité gauche sur la ligne d'index (902).
(JA) シフト複製部は、入力された4個(ビット幅は8ビット)のインデックス列(702)に基づいて、各インデックスを1ビット左ビットシフトし、各インデックスを2個ずつに複製したインデックス列(902)を出力する。そして、加算器は、インデックス列(902)に左端から順に1、0、1、0、1、0、1、0の値を加算したシャッフルパターン(703)を出力する。
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)