WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2013042202) 割込監視装置、およびコンピュータシステム
国際事務局に記録されている最新の書誌情報   

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2013/042202    国際出願番号:    PCT/JP2011/071387
国際公開日: 28.03.2013 国際出願日: 20.09.2011
IPC:
G06F 9/48 (2006.01)
出願人: FUJITSU LIMITED [JP/JP]; 1-1, Kamikodanaka 4-chome, Nakahara-ku, Kawasaki-shi, Kanagawa 2118588 (JP) (米国を除く全ての指定国).
YAMASHITA, Koichiro [JP/JP]; (JP) (米国のみ).
YAMAUCHI, Hiromasa [JP/JP]; (JP) (米国のみ).
SUZUKI, Takahisa [JP/JP]; (JP) (米国のみ).
KURIHARA, Koji [JP/JP]; (JP) (米国のみ).
ODATE, Naoki [JP/JP]; (JP) (米国のみ)
発明者: YAMASHITA, Koichiro; (JP).
YAMAUCHI, Hiromasa; (JP).
SUZUKI, Takahisa; (JP).
KURIHARA, Koji; (JP).
ODATE, Naoki; (JP)
代理人: SAKAI, Akinori; A. SAKAI & ASSOCIATES, 20F, Kasumigaseki Building, 2-5, Kasumigaseki 3-chome, Chiyoda-ku, Tokyo 1006020 (JP)
優先権情報:
発明の名称: (EN) INTERRUPT MONITORING DEVICE AND COMPUTER SYSTEM
(FR) DISPOSITIF DE SURVEILLANCE D'INTERRUPTIONS ET SYSTÈME D'ORDINATEUR
(JA) 割込監視装置、およびコンピュータシステム
要約: front page image
(EN)The objective of the present invention is to ensure real-time processing. In the present invention, in a computer system (100) having a CPU (101) which controls a group of threads, and an interrupt monitoring device (102), at time t0, the CPU (101) and the interrupt monitoring device (102) receive an external interrupt notification from a device. At time t1, the interrupt monitoring device (102) which has received a dispatch notification compares the time from time t0 to time t1 with a predetermined threshold which is to be a response time allowed by the device. If the amount of time from time t0 to time t1 is greater than the predetermined threshold, the interrupt monitoring device (102) outputs an alarm. The CPU (101), upon receiving the alarm, controls the priority of a thread (1).
(FR)L'objet de la présente invention est d'assurer un traitement en temps réel. Dans la présente invention, dans un système d'ordinateur (100) possédant une UC (101) qui commande un groupe de fils et possédant un dispositif de surveillance d'interruptions (102), à l'instant t0, l'UC (101) et le dispositif de surveillance d'interruptions (102) reçoivent une notification d'interruption externe d'un dispositif. À l'instant t1, le dispositif de surveillance d'interruptions (102) qui a reçu une notification d'expédition compare le temps écoulé entre l'instant t0 et l'instant t1 à un seuil prédéterminé qui doit être le temps de réponse autorisé par le dispositif. Si le temps écoulé entre l'instant t0 et l'instant t1 est supérieur au seuil prédéterminé, le dispositif de surveillance d'interruptions (102) émet une alarme. L'UC (101), lorsqu'elle reçoit l'alarme, contrôle la priorité d'un fil (1).
(JA) リアルタイム処理を保証する。スレッド群を制御するCPU(101)と割込監視装置(102)とを有するコンピュータシステム(100)にて、時刻t0にて、CPU(101)と、割込監視装置(102)は、デバイスからの外部割込通知を受け付ける。時刻t1にて、ディスパッチ通知を受け付けた割込監視装置(102)は、時刻t0から時刻t1までの時間と、デバイスが許容する応答時間となる所定の閾値を比較する。時刻t0から時刻t1までの時間が所定の閾値より大きい場合、割込監視装置(102)は、アラームを出力する。CPU(101)は、アラームを受け付けてスレッド(1)の優先度を制御する。
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)