処理中

しばらくお待ちください...

設定

設定

出願の表示

1. WO2012144375 - データ処理システム

公開番号 WO/2012/144375
公開日 26.10.2012
国際出願番号 PCT/JP2012/059758
国際出願日 10.04.2012
IPC
H03M 1/18 2006.01
H電気
03基本電子回路
M符号化,復号化または符号変換一般
1アナログ/デジタル変換;デジタル/アナログ変換
12アナログ/デジタル変換器
18変換器が処理できる信号の範囲を修正するための自動制御,例.利得を変動するもの
CPC
H03M 1/124
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
1Analogue/digital conversion; Digital/analogue conversion
12Analogue/digital converters
124Sampling or signal conditioning arrangements specially adapted for A/D converters
H03M 1/182
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
1Analogue/digital conversion; Digital/analogue conversion
12Analogue/digital converters
18Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging
181in feedback mode, i.e. by determining the range to be selected from one or more previous digital output values
182the feedback signal controlling the reference levels of the analogue/digital converter
H03M 1/183
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
1Analogue/digital conversion; Digital/analogue conversion
12Analogue/digital converters
18Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging
181in feedback mode, i.e. by determining the range to be selected from one or more previous digital output values
183the feedback signal controlling the gain of an amplifier or attenuator preceding the analogue/digital converter
H03M 1/20
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
1Analogue/digital conversion; Digital/analogue conversion
12Analogue/digital converters
20Increasing resolution using an n bit system to obtain n + m bits
出願人
  • ルネサスエレクトロニクス株式会社 Renesas Electronics Corporation [JP]/[JP] (AllExceptUS)
  • 木村 翔 KIMURA, Kakeru [JP]/[JP] (UsOnly)
  • 磯 佳実 ISO, Yoshimi [JP]/[JP] (UsOnly)
  • 岡村 雅一 OKAMURA, Masakazu [JP]/[JP] (UsOnly)
  • 西本 匡志 NISHIMOTO, Masashi [JP]/[JP] (UsOnly)
発明者
  • 木村 翔 KIMURA, Kakeru
  • 磯 佳実 ISO, Yoshimi
  • 岡村 雅一 OKAMURA, Masakazu
  • 西本 匡志 NISHIMOTO, Masashi
代理人
  • 玉村 静世 TAMAMURA, Shizuyo
優先権情報
2011-09581922.04.2011JP
公開言語 (言語コード) 日本語 (JA)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) DATA PROCESSING SYSTEM
(FR) SYSTÈME DE TRAITEMENT DE DONNÉES
(JA) データ処理システム
要約
(EN)
The present invention provides a data processing system that can increase resolution, has excellent tracking with respect to the switching of the conversion range, and has a little conversion error. This data processing system, which obtains an A/D conversion result after n-bit extension (n is a positive integer) with respect to the resolution of an A/D converter circuit, divides the input range of the A/D converter circuit by m (2n≤m), determines to which divided range the A/D conversion result of the A/D converter circuit belongs with respect to a measured analog signal, amplifies an amp offset which defines the range of the determined divided range as a voltage range for the input range of the A/D converter circuit by applying the amp offset to a programmable gain amplifier, converts the amplified signal with the A/D converter circuit, and adds a corresponding digital offset to the result from performing a lower side bit extension and a division by a measured gain of a programmable gain amplifier for the conversion result, whereby an A/D conversion result with n-bit extended bit precision is obtained.
(FR)
La présente invention porte sur un système de traitement de données qui peut augmenter la résolution, qui possède un excellent suivi relativement à la commutation de la plage de conversion, et qui présente peu d'erreur de conversion. Ce système de traitement de données, qui obtient un résultat de conversion A/N après extension à n bits (n est un entier positif) relativement à la résolution d'un circuit convertisseur A/N, divise la plage d'entrée du circuit convertisseur A/N par m (2n ≤ m), détermine à quelle plage divisée appartient le résultat de conversion A/N du circuit convertisseur A/N relativement à un signal analogique mesuré, amplifie un décalage d'amplification qui définit la plage de la plage divisée, déterminée en tant que plage de tension pour la plage d'entrée du circuit convertisseur A/N, par application du décalage d'amplification à un amplificateur à gain programmable, convertit le signal amplifié au moyen du circuit convertisseur A/N, et ajoute un décalage numérique correspondant au résultat de l'exécution d'une extension de bit côté inférieur et d'une division par un gain mesuré d'un amplificateur à gain programmable pour le résultat de conversion, ce qui permet d'obtenir un résultat de conversion A/N avec une précision en bits étendue à n bits.
(JA)
 分解能を高くすることができ、変換レンジの切り替えに対する追従性が良好で、変換誤差が小さなデータ処理システムを提供する。 AD変換回路の分解能に対してn(nは正の整数)ビット拡張したAD変換結果を得るデータ処理システムは、AD変換回路の入力レンジをm(2≦m)分割し、被測定アナログ信号に対してAD変換回路によるAD変換結果が何れの分割レンジに属するかを判別し、判別した分割レンジの範囲をAD変換回路の入力レンジの電圧範囲とするアンプオフセットをプログラマブルゲインアンプに与えて増幅し、増幅された信号をAD変換回路で変換し、その変換結果に対する下位側のビット拡張とプログラマブルゲインアンプの実測ゲインによる除算とを行なった結果に、対応するデジタルオフセットを加算して、ビット精度をnビット拡張したAD変換結果を取得する。
国際事務局に記録されている最新の書誌情報