国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2011132310) 情報処理装置、及び、半導体記憶装置
国際事務局に記録されている最新の書誌情報

国際公開番号: WO/2011/132310 国際出願番号: PCT/JP2010/057248
国際公開日: 27.10.2011 国際出願日: 23.04.2010
IPC:
G06F 13/16 (2006.01) ,G06F 12/06 (2006.01) ,H04B 10/20 (2006.01)
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
13
メモリ,入力/出力装置または中央処理ユニットの間の情報または他の信号の相互接続または転送
14
相互接続または転送のための接続要求
16
メモリバスに対するアクセスのためのもの
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
12
メモリ・システムまたはアーキテクチャ内でのアクセシング,アドレシングまたはアロケーティング(情報記憶一般G11)
02
アドレシングまたはアロケーション;リロケーション
06
ロケーションの物理的ブロックのアドレシング,例.ベース・アドレシング,モジュール・アドレシング,メモリ空間拡張,メモリ専用
H 電気
04
電気通信技術
B
伝送
10
無線波以外の電磁波,例.赤外線,可視光または紫外線,を使用する,または微粒子放射線,例.量子通信,を使用する伝送方式
12
ライトガイド,例.光ファイバー,を通しての伝送
20
ネットワーク構成,例.バスまたはスター結合のための装置
出願人:
株式会社日立製作所 HITACHI, LTD. [JP/JP]; 東京都千代田区丸の内一丁目6番6号 6-6, Marunouchi 1-chome, Chiyoda-ku, Tokyo 1008280, JP (AllExceptUS)
関口 知紀 SEKIGUCHI, Tomonori [JP/JP]; JP (UsOnly)
菅原 俊樹 SUGAWARA, Toshiki [JP/JP]; JP (UsOnly)
斎藤 慎一 SAITO, Shinichi [JP/JP]; JP (UsOnly)
発明者:
関口 知紀 SEKIGUCHI, Tomonori; JP
菅原 俊樹 SUGAWARA, Toshiki; JP
斎藤 慎一 SAITO, Shinichi; JP
代理人:
筒井 大和 TSUTSUI, Yamato; 東京都新宿区新宿2丁目3番10号 新宿御苑ビル3階 筒井国際特許事務所 Tsutsui & Associates, 3F Shinjuku Gyoen Bldg., 3-10, Shinjuku 2-chome, Shinjuku-ku, Tokyo 1600022, JP
優先権情報:
発明の名称: (EN) INFORMATION PROCESSING DEVICE AND SEMICONDUCTOR STORAGE DEVICE
(FR) DISPOSITIF DE TRAITEMENT D'INFORMATIONS ET DISPOSITIF DE STOCKAGE À SEMI-CONDUCTEUR
(JA) 情報処理装置、及び、半導体記憶装置
要約:
(EN) There is a demand to increase the data transfer speed between dynamic random access memory (DRAM) and a system LSI or CPU chip having multiple CPU cores. In order to meet this demand, a memory module is disclosed which is mounted with multiple DRAM chips and multiple interface chips corresponding to each of the chips. Each DRAM chip is divided into multiple DRAM cores, and the interface chips are divided into interface cores corresponding to each DRAM core. Via the corresponding interface chip, the DRAM cores send and receive command address signals and data signals to and from the corresponding memory controller core by using each single optical interface.
(FR) Il existe un besoin d'augmentation de la vitesse de transfert de données entre une mémoire vive dynamique (DRAM) et une puce de LSI ou de CPU d'un système à cœurs de CPU multiples. Pour répondre à ce besoin, l'invention propose un module de mémoire sur lequel sont montées de multiples puces de mémoire DRAM et de multiples puces d'interface correspondant à chacune des puces. Chaque puce de mémoire DRAM est divisée en de multiples cœurs de DRAM, et les puces d'interface sont divisées en des cœurs d'interface correspondant à chaque cœur de DRAM. Par l'intermédiaire de la puce d'interface, les cœurs de DRAM envoient et reçoivent des signaux d'adresses de commande et des signaux de données vers et en provenance du cœur d'unité de commande de mémoire correspondant en utilisant chaque interface optique unique.
(JA)  複数のCPUコアを有するシステムLSIまたはCPUチップと、ダイナミック型ランダムアクセスメモリ(DRAM)との間のデータ転送速度を高める必要がある。そのため、複数のDRAMチップと、各チップに対応した複数のインターフェースチップが搭載されたメモリモジュールにおいて、各DRAMチップは複数のDRAMコアに分割され、インターフェースチップには、各DRAMコアに対応したインターフェースコアに分割され、DRAMコアは対応したインターフェースチップを介して、対応したメモリコントローラコアとコマンド・アドレス信号、データ信号を各一本の光インターフェースを用いて送受信する。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)