国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2011126049) 比較器、差動アンプ回路、ラッチ回路、及びアナログデジタル変換器
国際事務局に記録されている最新の書誌情報

国際公開番号: WO/2011/126049 国際出願番号: PCT/JP2011/058723
国際公開日: 13.10.2011 国際出願日: 06.04.2011
IPC:
H03M 1/10 (2006.01) ,H03K 5/08 (2006.01) ,H03M 1/36 (2006.01)
H 電気
03
基本電子回路
M
符号化,復号化または符号変換一般
1
アナログ/デジタル変換;デジタル/アナログ変換
10
較正または試験
H 電気
03
基本電子回路
K
パルス技術
5
このサブクラス中の他のメイングループの1によっては包括されないパルス操作
01
パルスの整形
08
振幅制限によるもの,しきい値によるもの,スライスによるもの,すなわち振幅制限としきい値の結合によるもの
H 電気
03
基本電子回路
M
符号化,復号化または符号変換一般
1
アナログ/デジタル変換;デジタル/アナログ変換
12
アナログ/デジタル変換器
34
アナログ値が基準値と比較されるもの
36
同時にのみ行うもの,すなわち.並列形
出願人:
国立大学法人 鹿児島大学 KAGOSHIMA UNIVERSITY [JP/JP]; 鹿児島県鹿児島市郡元一丁目21番24号 21-24, Korimoto 1-chome, Kagoshima-shi, Kagoshima 8908580, JP (AllExceptUS)
大畠 賢一 OHHATA, Kenichi [JP/JP]; JP (UsOnly)
山下 喜市 YAMASHITA, Kiichi [JP/JP]; JP (UsOnly)
発明者:
大畠 賢一 OHHATA, Kenichi; JP
山下 喜市 YAMASHITA, Kiichi; JP
代理人:
國分 孝悦 KOKUBUN, Takayoshi; 東京都豊島区東池袋1丁目17番8号 NBF池袋シティビル5階 5th Floor, NBF Ikebukuro City Building, 17-8, Higashi-Ikebukuro 1-chome, Toshima-ku, Tokyo 1700013, JP
優先権情報:
2010-08796506.04.2010JP
発明の名称: (EN) COMPARATOR, DIFFERENTIAL AMPLIFIER CIRCUIT, AND ANALOG/DIGITAL CONVERTER
(FR) COMPARATEUR, CIRCUIT AMPLIFICATEUR DIFFÉRENTIEL ET CONVERTISSEUR ANALOGIQUE/NUMÉRIQUE
(JA) 比較器、差動アンプ回路、ラッチ回路、及びアナログデジタル変換器
要約:
(EN) Disclosed is a comparator for performing comparison between an analog input signal and a comparison reference voltage at an analog/digital converter comprising a pre-amp unit constituted to include: a load carrying capacitor; a charge source; a transistor wherein a drain is connected to the load carrying capacitor and a source is connected to the charge source; and a compensation circuit wherein the analog input signal or the comparison reference voltage is input to an input terminal, and an output terminal is connected to a gate of the transistor. The compensation circuit detects and stores voltage information including information of an offset voltage in a reset period, and compensates the offset voltage using the stored voltage information in an amplifying period so as to be able to perform offset cancellation while maintaining low power consumption even if an MOS transistor is used as a driving element in a CS amplifier.
(FR) Cette invention se rapporte à un comparateur destiné à effectuer une comparaison entre un signal d'entrée analogique et une tension de référence de comparaison dans un convertisseur analogique/numérique, qui comprend : une unité de préamplification constituée de façon à inclure une capacité qui porte une charge; une source de charge; un transistor dans lequel un drain est connecté à la capacité qui porte une charge et dans lequel une source est connectée à la source de charge; et un circuit de compensation dans lequel le signal d'entrée analogique ou la tension de référence de comparaison est entré à une extrémité d'entrée et une extrémité de sortie est connectée à une grille d'un transistor; le circuit de compensation détectant des informations de tension qui comprennent des informations relatives à une tension de décalage dans une période de réinitialisation et stockant celles-ci, et compensant la tension de décalage à l'aide des informations de tension stockées dans une période d'amplification de façon à pouvoir exécuter une annulation de décalage tout en maintenant une faible consommation même si un transistor MOS est utilisé en tant qu'élément de commande dans un amplificateur CS.
(JA)  アナログデジタル変換器でアナログ入力信号と比較基準電圧との比較を行う比較器が有するプリアンプ部を、負荷容量と、電荷源と、ドレインが負荷容量に接続されソースが電荷源に接続されるトランジスタと、入力端にアナログ入力信号又は比較基準電圧が入力され出力端がトランジスタのゲートに接続される補償回路とを含み構成し、補償回路が、リセット期間においてオフセット電圧の情報を含む電圧情報を検出して記憶し、増幅期間において記憶した電圧情報を用いてオフセット電圧を補償するようにして、CSアンプにおける駆動素子としてMOSトランジスタを用いても低消費電力性を維持したままオフセットキャンセルを行えるようにする。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)
また、:
JPWO2011126049