国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2011125174) 動的再構成プロセッサ及びその動作方法
国際事務局に記録されている最新の書誌情報

国際公開番号: WO/2011/125174 国際出願番号: PCT/JP2010/056227
国際公開日: 13.10.2011 国際出願日: 06.04.2010
予備審査請求日: 26.07.2010
IPC:
G06F 9/38 (2006.01) ,G06F 9/30 (2006.01)
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
9
プログラム制御のための装置,例.制御装置
06
プログラム記憶方式を用いるもの,すなわちプログラムを受取りそして保持するために処理装置の内部記憶装置を用いるもの
30
機械語命令を実行するための装置,例.命令デコーダ
38
命令の同時実行,例.パイプライン,ルック・アヘッド
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
9
プログラム制御のための装置,例.制御装置
06
プログラム記憶方式を用いるもの,すなわちプログラムを受取りそして保持するために処理装置の内部記憶装置を用いるもの
30
機械語命令を実行するための装置,例.命令デコーダ
出願人:
トヨタ自動車株式会社 TOYOTA JIDOSHA KABUSHIKI KAISHA [JP/JP]; 愛知県豊田市トヨタ町1番地 1, Toyota-cho, Toyota-shi, Aichi 4718571, JP (AllExceptUS)
磯村 俊郎 ISOMURA, Toshio [JP/JP]; JP (UsOnly)
嵩本 益三 DAKEMOTO, Masumi [JP/JP]; JP (UsOnly)
発明者:
磯村 俊郎 ISOMURA, Toshio; JP
嵩本 益三 DAKEMOTO, Masumi; JP
代理人:
伊東 忠彦 ITOH, Tadahiko; 東京都千代田区丸の内二丁目1番1号 丸の内 MY PLAZA (明治安田生命ビル) 16階 16th Floor, Marunouchi MY PLAZA (Meiji Yasuda Seimei Building), 1-1, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1000005, JP
優先権情報:
発明の名称: (EN) DYNAMIC RECONSTRUCTION PROCESSOR AND OPERATING METHOD OF SAME
(FR) PROCESSEUR DE RECONSTRUCTION DYNAMIQUE ET SON PROCÉDÉ DE FONCTIONNEMENT
(JA) 動的再構成プロセッサ及びその動作方法
要約:
(EN) Disclosed is a dynamic reconstruction processor for executing, for each instruction, each of a series of steps to execute each instruction, provided with a dynamic construction processor and a clock generation circuit. For each of the series of steps, excluding the instruction execution step for executing an instruction using the dynamic construction processor, the start timing is defined on the basis of a main clock. An instruction execution step for executing an instruction using the dynamic construction processor includes a processor generation sub-step for dynamically constructing a processor corresponding to an instruction by way of the dynamic construction processor, and a computation sub-step for performing computation corresponding to the instruction by way of the processor constructed at the processor generation sub-step. For the processor generation sub-step and the computation sub-step, the start timings are defined on the basis of a sub-clock. For the sub-clock, the processor generation sub-step and the instruction execution sub-step are generated in such a modality as to complete before the start timing of the step immediately following the instruction execution step.
(FR) L'invention porte sur un processeur de reconstruction dynamique pour exécuter, pour chaque instruction, chacune d'une série d'étapes pour exécuter chaque instruction, comportant un processeur de construction dynamique et un circuit de génération d'horloge. Pour chacune de la série d'étapes, à l'exclusion de l'étape d'exécution d'instruction pour exécuter une instruction à l'aide du processeur de construction dynamique, la temporisation de départ est définie sur la base d'une horloge principale. Une étape d'exécution d'instruction pour exécuter une instruction à l'aide du processeur de construction dynamique comprend une sous-étape de génération de processeur pour construire de manière dynamique un processeur correspondant à une instruction au moyen du processeur de construction dynamique, et une sous-étape de calcul pour réaliser un calcul correspondant à l'instruction au moyen du processeur construit au niveau de la sous-étape de génération de processeur. Pour la sous-étape de génération de processeur et la sous-étape de calcul, les temporisations de départ sont définies sur la base d'une sous-horloge. Pour la sous-horloge, la sous-étape de génération de processeur et la sous-étape d'exécution d'instruction sont générées dans une modalité telle qu'elle se termine avant la temporisation de départ de l'étape suivant immédiatement l'étape d'exécution d'instruction.
(JA)  命令毎に一連の各工程を実行して各命令を実行する動的再構成プロセッサであって、動的構成演算器と、クロック生成回路とを備え、一連の各工程は、動的構成演算器を用いて命令を実行する命令実行工程を除き、メインクロックに基づいて開始タイミングが規定され、動的構成演算器を用いて命令を実行する命令実行工程は、命令に対応する演算器を動的構成演算器により動的に構成する演算器生成サブ工程と、演算器生成サブ工程で構成した演算器により命令に対応した演算を行う演算サブ工程とを含み、演算器生成サブ工程及び演算サブ工程は、サブクロックに基づいて開始タイミングが規定され、サブクロックは、演算器生成サブ工程及び命令実行サブ工程が、命令実行工程の直後の工程の開始タイミングよりも前に完了する態様で生成される。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)
また、:
US20130013902JPWO2011125174