WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2011104787) 固体撮像装置および撮像装置
国際事務局に記録されている最新の書誌情報   

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2011/104787    国際出願番号:    PCT/JP2010/005933
国際公開日: 01.09.2011 国際出願日: 04.10.2010
IPC:
H04N 5/335 (2011.01), H01L 27/146 (2006.01)
出願人: PANASONIC CORPORATION [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP) (米国を除く全ての指定国).
SHIMIZU, Yusuke; (米国のみ).
SHIMOMURA, Kenichi; (米国のみ)
発明者: SHIMIZU, Yusuke; .
SHIMOMURA, Kenichi;
代理人: NII, Hiromori; c/o NII Patent Firm, 6F, Tanaka Ito Pia Shin-Osaka Bldg.,3-10, Nishi Nakajima 5-chome, Yodogawa-ku, Osaka-city, Osaka 5320011 (JP)
優先権情報:
2010-042645 26.02.2010 JP
発明の名称: (EN) SOLID-STATE IMAGING DEVICE, AND IMAGING DEVICE
(FR) DISPOSITIF D'IMAGERIE À SEMI-CONDUCTEURS, ET DISPOSITIF D'IMAGERIE
(JA) 固体撮像装置および撮像装置
要約: front page image
(EN)Provided is a solid-state imaging device wherein the accuracy of the clock waveform to a row circuit is improved, and it is possible to increase the speed and accuracy of an AD converter. Specifically, disclosed is a solid-state imaging device provided with a row comparison circuit which compares pixel signals with ramp waves and which detects the timing in which the pixel signals and ramp waves match, a counter circuit (10) which is disposed for every pixel row and which measures the timing in the row comparison circuit by being supplied with clock signals, and M number of first inverters which are equidistantly connected in series, wherein the counter circuit (10) belongs to one of the M number of groups which correspond to the M number of first inverters disposed on the upper clock stage, the odd number groups are provided with a second inverter disposed between the output terminal of the first inverter corresponding to said groups and the counter circuit (10) of said groups, and the even number groups are provided with a buffer disposed between the output terminal of the first inverter corresponding to said groups and the counter circuit (10) of said groups.
(FR)L'invention porte sur un dispositif d'imagerie à semi-conducteurs dans lequel la précision de la forme d'onde d'horloge d'un circuit de rangée est améliorée, et il est possible d'augmenter la vitesse et la précision d'un convertisseur A/N. Un dispositif d'imagerie à semi-conducteurs est spécifiquement décrit qui comprend un circuit de comparaison de rangée qui compare des signaux de pixel à des ondes rampées et qui détecte l'instant auquel les signaux de pixel et les ondes rampées concordent, un circuit compteur (10) qui est agencé pour chaque rangée de pixels et qui mesure l'instant dans le circuit de comparaison de rangée grâce à des signaux d'horloge qui lui sont fournis, et un nombre M de premières portes inverseuses qui sont connectées de façon équidistante en série, le circuit compteur (10) appartenant à un groupe parmi le nombre M de groupes qui correspondent au nombre M de premières portes inverseuses agencées sur l'étage d'horloge supérieur, les groupes de numéros impairs étant munis d'une seconde porte inverseuse agencée entre la borne de sortie de la première porte inverseuse correspondant auxdits groupes et le circuit compteur (10) desdits groupes, et les groupes de numéros pairs étant munis d'un tampon agencé entre la borne de sortie de la première porte inverseuse correspondant auxdits groupes et le circuit compteur (10) desdits groupes.
(JA) 列回路へのクロック波形の精度を向上し、AD変換の高速化と高精度化を実現する固体撮像装置を提供する。画素信号とランプ波とを比較し、画素信号とランプ波とが一致するタイミングを検知する列比較回路と、画素列毎に設けられ、列比較回路でのタイミングを、クロック信号が供給されることにより計測するカウンタ回路(10)と、等間隔に直列接続されたM個の第1インバータとを有し、カウンタ回路(10)は、上位クロック段に配置されたM個の第1インバータのそれぞれに対応したM個のグループのいずれかに属し、奇数番目のグループは、当該グループに対応する第1インバータの出力端子と当該グループのカウンタ回路(10)との間に配置された第2インバータを有し、偶数番目のグループは、当該グループに対応する第1インバータの出力端子と当該グループのカウンタ回路(10)との間に配置されたバッファを有する。
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)