処理中

しばらくお待ちください...

PATENTSCOPE は、メンテナンスのため次の日時に数時間サービスを休止します。サービス休止: 土曜日 31.10.2020 (7:00 午前 CET)
設定

設定

出願の表示

1. WO2011074542 - 画素アレイ基板、表示装置

公開番号 WO/2011/074542
公開日 23.06.2011
国際出願番号 PCT/JP2010/072395
国際出願日 13.12.2010
IPC
G09G 3/30 2006.01
G物理学
09教育;暗号方法;表示;広告;シール
G静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
22制御された光源を用いるもの
30エレクトロルミネッセントパネルを用いるもの
G09G 3/20 2006.01
G物理学
09教育;暗号方法;表示;広告;シール
G静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
H01L 51/50 2006.01
H電気
01基本的電気素子
L半導体装置,他に属さない電気的固体装置
51能動部分として有機材料を用い,または能動部分として有機材料と他の材料との組み合わせを用いる固体装置;このような装置またはその部品の製造または処理に特に適用される方法または装置
50光放出に特に適用されるもの,例.有機発光ダイオード(OLED)または高分子発光ダイオード(PLED)
H05B 33/02 2006.01
H電気
05他に分類されない電気技術
B電気加熱;他に分類されない電気照明
33エレクトロルミネッセンス光源
02細部
H05B 33/08 2006.01
H電気
05他に分類されない電気技術
B電気加熱;他に分類されない電気照明
33エレクトロルミネッセンス光源
08特殊な用途に適しない回路装置
CPC
G09G 2300/0465
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
2300Aspects of the constitution of display devices
04Structural and physical details of display devices
0439Pixel structures
0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
G09G 2300/0819
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
2300Aspects of the constitution of display devices
08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
0809Several active elements per pixel in active matrix panels
0819used for counteracting undesired variations, e.g. feedback or autozeroing
G09G 2300/0842
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
2300Aspects of the constitution of display devices
08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
0809Several active elements per pixel in active matrix panels
0842forming a memory circuit, e.g. a dynamic memory with one capacitor
G09G 2300/0861
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
2300Aspects of the constitution of display devices
08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
0809Several active elements per pixel in active matrix panels
0842forming a memory circuit, e.g. a dynamic memory with one capacitor
0861with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
G09G 2310/0256
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
2310Command of the display device
02Addressing, scanning or driving the display screen or processing steps related thereto
0243Details of the generation of driving signals
0254Control of polarity reversal in general, other than for liquid crystal displays
0256with the purpose of reversing the voltage across a light emitting or modulating element within a pixel
G09G 2320/043
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
2320Control of display operating conditions
04Maintaining the quality of display appearance
043Preventing or counteracting the effects of ageing
出願人
  • シャープ株式会社 SHARP KABUSHIKI KAISHA [JP]/[JP] (AllExceptUS)
  • 岸 宣孝 KISHI, Noritaka (UsOnly)
発明者
  • 岸 宣孝 KISHI, Noritaka
代理人
  • 特許業務法人原謙三国際特許事務所 HARAKENZO WORLD PATENT & TRADEMARK
優先権情報
2009-28322214.12.2009JP
公開言語 (言語コード) 日本語 (JA)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) PIXEL ARRAY SUBSTRATE AND DISPLAY DEVICE
(FR) SUBSTRAT DE RÉSEAU DE PIXELS ET DISPOSITIF D'AFFICHAGE
(JA) 画素アレイ基板、表示装置
要約
(EN)
Disclosed is a pixel array substrate which comprises: first to fourth transistors (Ta-Td), a light-emitting element (OEL), a scan line that is connected to a control terminal of the fourth transistor; a data line that is connected to one conduction terminal of the fourth transistor; a first control line (AZi) that is connected to one conduction terminal of the third transistor; a second control line (Ei) that is connected to a control terminal of the first transistor; and a first power supply line (Ypj) that is connected to one conduction terminal of the first transistor. One conduction terminal of the second transistor is connected to the first power supply line via the first transistor; a control terminal of the second transistor is connected to the date line via the fourth transistor, while being connected to one terminal of the light-emitting element via a capacitor (C); and the terminal of the light-emitting element is connected to the other conduction terminal of the second transistor, the other conduction terminal of the third transistor and a control terminal of the third transistor. Consequently, the number of wiring lines in a pixel array substrate that is provided with an organic light-emitting diode can be reduced.
(FR)
L'invention concerne un substrat de réseau de pixels qui comprend : des premier à quatrième transistors (Ta à Td), un élément électroluminescent (OEL), une ligne de balayage qui est connectée à une borne de commande du quatrième transistor ; une ligne de données qui est connectée à une borne de conduction du quatrième transistor ; une première ligne de commande (AZi) qui est connectée à une borne de conduction du troisième transistor ; une seconde ligne de commande (Ei) qui est connectée à une borne de commande du premier transistor ; et une première ligne d'alimentation (Ypj) qui est connectée à une borne de conduction du premier transistor. Une borne de conduction du deuxième transistor est connectée à la première ligne d'alimentation par l'intermédiaire du premier transistor ; une borne de commande du deuxième transistor est connectée à la ligne de données par l'intermédiaire du quatrième transistor, tout en étant connectée à une borne de l'élément électroluminescent par l'intermédiaire d'un condensateur (C) ; et la borne de l'élément électroluminescent est connectée à l'autre borne de conduction du deuxième transistor, à l'autre borne de conduction du troisième transistor et à une borne de commande du troisième transistor. En conséquence, le nombre de lignes de câblage dans un substrat de réseau de pixels qui est pourvu d'une diode électroluminescente organique peut être réduit.
(JA)
 本画素アレイ基板は、第1~第4トランジスタ(Ta~Td)と、発光素子(OEL)と、第4トランジスタの制御端子に接続する走査線と、第4トランジスタの一方の導通端子に接続するデータ線と、第3トランジスタの一方の導通端子に接続する第1制御線(AZi)と、第1トランジスタの制御端子に接続する第2制御線(Ei)と、第1トランジスタの一方の導通端子に接続する第1電源線(Ypj)とを備え、第2トランジスタの一方の導通端子が、第1トランジスタを介して第1電源線に接続され、第2トランジスタの制御端子が、第4トランジスタを介してデータ線に接続されるとともに、容量(C)を介して発光素子の1つの端子に接続され、発光素子の上記端子と、第2トランジスタの他方の導通端子と、第3トランジスタの他方の導通端子と、第3トランジスタの制御端子とが接続されている。こうすれば、有機発光ダイオードを備えた画素アレイ基板の配線数を削減することができる。
他の公開
国際事務局に記録されている最新の書誌情報