処理中

しばらくお待ちください...

PATENTSCOPE は、メンテナンスのため次の日時に数時間サービスを休止します。サービス休止: 土曜日 31.10.2020 (7:00 午前 CET)
設定

設定

出願の表示

1. WO2010064450 - サンプリング回路およびこれを用いた受信機

公開番号 WO/2010/064450
公開日 10.06.2010
国際出願番号 PCT/JP2009/006645
国際出願日 04.12.2009
IPC
H03K 17/00 2006.01
H電気
03基本電子回路
Kパルス技術
17電子的スイッチングまたはゲート,すなわち,メークおよびブレーク接点によらないもの
H03H 17/02 2006.01
H電気
03基本電子回路
Hインビーダンス回路網,例.共振回路;共振器
17ディジタル技術を用いる回路網
02周波数選択回路網
H03H 19/00 2006.01
H電気
03基本電子回路
Hインビーダンス回路網,例.共振回路;共振器
19時間変化要素を用いる回路網,例.N一路フィルター
CPC
H03H 15/023
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
15Transversal filters
02using analogue shift registers
023with parallel-input configuration
出願人
  • パナソニック株式会社 PANASONIC CORPORATION [JP]/[JP] (AllExceptUS)
  • 森下陽平 MORISHITA, Yohei (UsOnly)
発明者
  • 森下陽平 MORISHITA, Yohei
代理人
  • 鷲田 公一 WASHIDA, Kimihito
優先権情報
2008-31001504.12.2008JP
公開言語 (言語コード) 日本語 (JA)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) SAMPLING CIRCUIT AND RECEIVER USING SAME
(FR) CIRCUIT D'ÉCHANTILLONNAGE ET RÉCEPTEUR L'UTILISANT
(JA) サンプリング回路およびこれを用いた受信機
要約
(EN)
Disclosed are a sampling circuit and a receiver having a high degree of freedom of the filter design and excellent characteristics for removing an interfering wave. Provided also are a sampling circuit and a receiver having a low level of the higher harmonic spurious. The sampling circuit (100) includes: a charge sampling circuit (101) which executes sampling of an input signal; and a plurality of charge sharing circuits (102-1 to 102-N) connected in parallel to the output stage of the charge sampling circuit (101). The charge sharing circuits (102-1 to 102-N) includes: a charge sharing circuit group (102) having transmission functions different from one another; a synthesis circuit (103) which is arranged at the output side of the charge sharing circuit group (102) and synthesizes the outputs of the charge sharing circuits (102-1 to 102-N); and a digital control unit (104) which outputs a control signal for controlling the operation of the charge sharing circuit group (102) and the synthesis circuit (103). This configuration realizes a sampling circuit having excellent characteristics for removing an interfering wave.
(FR)
L'invention concerne un circuit d'échantillonnage et un récepteur dont la conception du filtre offre une grande marge de flexibilité et présentant d'excellentes caractéristiques de suppression des ondes parasites. L'invention concerne également un circuit d'échantillonnage et un récepteur offrant un faible niveau de réponses parasites d'harmoniques supérieurs. Le circuit d'échantillonnage (100) comprend : un circuit d'échantillonnage de charge (101) réalisant l'échantillonnage d'un signal d'entrée; et une pluralité de circuits de partage de charge (102-1 à 102-N) montés en parallèle avec l'étage de sortie du circuit d'échantillonnage de charge (101). Les circuits de partage de charge (102-1 à 102-N) forment un groupe (102) de circuits de partage de charge et possèdent des fonctions de transmission différentes. Un circuit de synthèse (103) placé à la sortie du groupe (102) de circuits de partage de charge synthétise les sorties des circuits de partage de charge (102-1 à 102-N). Un circuit de commande numérique (104) fournit un signal de commande servant à commander le fonctionnement du groupe (102) de circuits de partage de charge et du circuit de synthèse (103). Le circuit d'échantillonnage obtenu présente d'excellentes caractéristiques de suppression des ondes parasites.
(JA)
 フィルタの設計の自由度が高く、かつ優れた妨害波除去特性を有するサンプリング回路および受信機と、高調波スプリアスレベルの低いサンプリング回路および受信機を開示する。サンプリング回路(100)は、入力信号のサンプリングを行なう電荷サンプリング回路(101)と、電荷サンプリング回路(101)の出力段に並列に接続された複数の電荷共有回路(102-1~102-N)から構成され、複数の電荷共有回路(102-1~102-N)は互いに異なる伝達関数を有する電荷共有回路群(102)と、電荷共有回路群(102)の出力側に設けられ、複数の電荷共有回路(102-1~102-N)の出力を合成する合成回路(103)と、電荷共有回路群(102)及び合成回路(103)の動作を制御するための制御信号を出力するデジタルコントロールユニット(104)と、を具備する構成によって、優れた妨害波除去特性を有するサンプリング回路を実現する。
国際事務局に記録されている最新の書誌情報