WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2009130919) アクティブマトリクス基板、液晶パネル、液晶表示装置、液晶表示ユニット、テレビジョン受像機
国際事務局に記録されている最新の書誌情報   

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2009/130919    国際出願番号:    PCT/JP2009/050191
国際公開日: 29.10.2009 国際出願日: 09.01.2009
IPC:
G02F 1/133 (2006.01), G02F 1/1368 (2006.01)
出願人: SHARP KABUSHIKI KAISHA [JP/JP]; 22-22, Nagaike-cho, Abeno-ku, Osaka-shi, Osaka, 5458522 (JP) (米国を除く全ての指定国).
TSUBATA, Toshihide; (米国のみ)
発明者: TSUBATA, Toshihide;
代理人: HARAKENZO WORLD PATENT & TRADEMARK; Daiwa Minamimorimachi Building, 2-6, Tenjinbashi 2-chome Kita, Kita-ku, Osaka-shi, Osaka 530-0041 (JP)
優先権情報:
2008-113103 23.04.2008 JP
発明の名称: (EN) ACTIVE MATRIX SUBSTRATE, LIQUID CRYSTAL PANEL, LIQUID CRYSTAL DISPLAY DEVICE, LIQUID CRYSTAL DISPLAY UNIT, AND TELEVISION RECEIVER
(FR) SUBSTRAT DE MATRICE ACTIVE, PANNEAU À CRISTAUX LIQUIDES, DISPOSITIF D'AFFICHAGE À CRISTAUX LIQUIDES, UNITÉ D'AFFICHAGE À CRISTAUX LIQUIDES ET RÉCEPTEUR DE TÉLÉVISION
(JA) アクティブマトリクス基板、液晶パネル、液晶表示装置、液晶表示ユニット、テレビジョン受像機
要約: front page image
(EN)Provided are an active matrix substrate provided with plural pixel electrodes in one pixel area and a liquid crystal display device (capacitively-coupled pixel division system) using the same. Proposed is a structure of the liquid crystal display device of the capacitively-coupled pixel division system in which there is little possibility of burn-in of sub-pixels even in double speed driving. The active matrix substrate comprises a data signal line (15x), a first and second scanning signal lines (16a·16b), a first transistor (12a) connected to the data signal line (15x) and the first scanning signal line (16a), a second transistor (12b) connected to a data signal line (15y) adjacent to the data signal line (15x) and the second scanning signal line (16b), and a first and second pixel electrodes (17a·17b) formed in one pixel (101) area. The first pixel electrode (17a) is connected to the data signal line (15x) via the first transistor (12a), and the second pixel electrode (17b) is connected to the first pixel electrode (17a) via a capacitor and connected to the data signal line (15y) via the second transistor (12b).
(FR)L'invention porte sur un substrat de matrice active qui comporte plusieurs électrodes de pixel dans une zone de pixel et sur un dispositif d'affichage à cristaux liquides (système à division de pixels à couplage capacitif) l'utilisant. L'invention porte sur une structure du dispositif d'affichage à cristaux liquides du système à division de pixels à couplage capacitif dans laquelle il y a peu de possibilités d'image rémanente de sous-pixels, même dans un pilotage à double vitesse. Le substrat de matrice active comprend une ligne de signal de données (15x), des première et seconde lignes de signal de balayage (16a.16b), un premier transistor (12a) connecté à la ligne de signal de données (15x) et à la première ligne de signal de balayage (16a), un second transistor (12b) connecté à une ligne de signal de données (15y) adjacente à la ligne de signal de données (15x) et à la seconde ligne de signal de balayage (16b), et des première et seconde électrodes de pixel (17a.17b) formées dans une zone de pixels (101). La première électrode de pixel (17a) est connectée à la ligne de signal de données (15x) par l'intermédiaire du premier transistor (12a), et la seconde électrode de pixel (17b) est connectée à la première électrode de pixel (17a) par l'intermédiaire d'un condensateur et connectée à la ligne de signal de données (15y) par l'intermédiaire du second transistor (12b).
(JA) 本発明は、1画素領域に複数の画素電極を設けるアクティブマトリクス基板およびこれを用いた液晶表示装置(容量結合型画素分割方式)に関する。 本発明では、容量結合型画素分割方式の液晶表示装置において、倍速駆動時にも副画素の焼き付くおそれが少ない構成を提案する。 本発明のアクティブマトリクス基板は、データ信号線(15x)と、第1および第2の走査信号線(16a・16b)と、データ信号線(15x)および第1の走査信号線(16a)に接続された第1のトランジスタ(12a)と、データ信号線(15x)に隣接するデータ信号線(15y)および第2の走査信号線(16b)に接続された第2のトランジスタ(12b)と、1つの画素(101)領域内に形成された第1および第2の画素電極(17a・17b)とを備えている。 第1の画素電極(17a)は、第1のトランジスタ(12a)を介してデータ信号線(15x)に接続され、第2の画素電極(17b)は、第1の画素電極(17a)に容量を介して接続されるとともに、第2のトランジスタ(12b)を介してデータ信号線(15y)に接続されている構成である。
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)