WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |

World Intellectual Property Organization
1. (WO2009130739) 連想メモリ

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2009/130739    国際出願番号:    PCT/JP2008/001065
国際公開日: 29.10.2009 国際出願日: 23.04.2008
G11C 15/04 (2006.01)
出願人: HIROSHIMA UNIVERSITY [JP/JP]; 3-2, Kagamiyama 1-chome, Higashihiroshima-shi, Hiroshima 7398511 (JP) (米国を除く全ての指定国).
KOIDE, Tetsushi [JP/JP]; (JP) (米国のみ).
KUMAKI, Takeshi [JP/JP]; (JP) (米国のみ).
MATTAUSCH, Hans Juergen [DE/JP]; (JP) (米国のみ)
発明者: KOIDE, Tetsushi; (JP).
KUMAKI, Takeshi; (JP).
MATTAUSCH, Hans Juergen; (JP)
代理人: MATSUYAMA, Takao; Intelix International, Aqua Dojima West, 4-16, Dojimahama 1-chome, Kita-ku, Osaka-shi, Osaka 5300004 (JP)
(JA) 連想メモリ
要約: front page image
(EN)[PROBLEMS] To provide an associative memory which can be applied to large-scale applications and in which the proportion of the area occupied by the wiring can be suppressed. [MEANS FOR SOLVING PROBLEMS] P port modules (PM#0 to PM#p-1) output selection signals (BS#0 to BS#p-1) to a multi-bank multi-port memory (20) via p lines (LS0 to LSp-1), respectively. The multi-bank multi-port memory (20) reads reference data of the same type as that of search data inputted into the port modules (PM#0 to PM#p-1) according to the selection signals (BS#0 to BS#p-1) from category banks (CB#0 to CB#c-1) and supplies the read reference data to the port modules (PM#0 to PM#p-1) via p lines (LD0 to LDp-1). The port modules (PM#0 to PM#p-1) compare the search data with the reference data in parallel and output the comparison results.
(FR)L'invention vise à proposer une mémoire associative applicable à des applications à grande échelle et dans laquelle la proportion de la surface occupée par le câblage peut être supprimée. A cet effet, l'invention porte sur des modules à P ports (PM#0 à PM#p-1) qui émettent des signaux de sélection (BS#0 à BS#p-1) vers une mémoire à multiples ports à multiples blocs (20) par l'intermédiaire de p lignes (LS0 à LSp-1), respectivement. La mémoire à multiples ports à multiples blocs (20) lit des données de référence du même type que celles de données de recherche mises en entrée dans les modules de port (PM#0 à PM#p-1) conformément aux signaux de sélection (BS#0 à BS#p-1) provenant des blocs de catégorie (CB#0 à CB#c-1) et fournit les données de référence lues aux modules de port (PM#0 à PM#p-1) par l'intermédiaire de p lignes (LD0 à LDp-1). Les modules de port (PM#0 à PM#p-1) comparent les données de recherche aux données de référence en parallèle et émettent les résultats de comparaison.
(JA)大規模なアプリケーションへ応用可能であり、かつ、配線面積の占める割合を抑制可能な連想メモリを提供する。 【解決手段】p個のポートモジュール(PM#0~PM#p-1)は、それぞれ、選択信号(BS#0~BS#p-1)をp本の配線(LS0~LSp-1)を介してマルチバンクマルチポートメモリ(20)へ出力する。型マルチバンクマルチポートメモリ(20)は、選択信号(BS#0~BS#p-1)に応じて、ポートモジュール(PM#0~PM#p-1)に入力された検索データの種類と同じ種類の参照データをカテゴリバンク(CB#0~CB#c-1)から読出し、その読み出した参照データをp本の配線(LD0~LDp-1)を介してポートモジュール(PM#0~PM#p-1)へ供給する。そして、ポートモジュール(PM#0~PM#p-1)は、検索データと参照データとの比較を並列に実行し、比較結果を出力する。
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)