WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2009122636) 物理量検出回路、物理量センサ装置、物理量検出方法
国際事務局に記録されている最新の書誌情報   

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2009/122636    国際出願番号:    PCT/JP2009/000304
国際公開日: 08.10.2009 国際出願日: 27.01.2009
IPC:
G01C 19/56 (2006.01), G01P 9/04 (2006.01), G01P 15/125 (2006.01)
出願人: PANASONIC CORPORATION [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka, 5718501 (JP) (米国を除く全ての指定国).
INUKAI, Fumihito; (米国のみ).
MUROYA, Seiichi; (米国のみ).
KAINO, Yoichi; (米国のみ)
発明者: INUKAI, Fumihito; .
MUROYA, Seiichi; .
KAINO, Yoichi;
代理人: MAEDA, Hiroshi; Osaka-Marubeni Bldg., 5-7, Hommachi 2-chome, Chuo-ku, Osaka-shi, Osaka 5410053 (JP)
優先権情報:
2008-098697 04.04.2008 JP
発明の名称: (EN) PHYSICAL QUANTITY DETECTION CIRCUIT, PHYSICAL QUANTITY SENSOR DEVICE, AND PHYSICAL QUANTITY DETECTION METHOD
(FR) CIRCUIT, DISPOSITIF ET PROCÉDÉ DE DÉTECTION DE QUANTITÉ PHYSIQUE
(JA) 物理量検出回路、物理量センサ装置、物理量検出方法
要約: front page image
(EN)A physical quantity detection circuit (12) is used for a physical quantity sensor (10) that outputs a sensor signal in response to a physical quantity given from the outside. A phase adjustment circuit (100) is provided with a reference clock (CKref), operates in synchronization with an operation clock (CKa), and delays a transition edge of the reference clock by a predetermined number of pulses of the operation clock. A detection circuit (104) detects a physical quantity signal from a sensor signal (Ssnc) with reference to a transition edge of a clock (SSS) outputted from the phase adjustment circuit (100).
(FR)L'invention concerne un circuit de détection (12) de quantité physique utilisé avec un détecteur (10) de quantité physique qui émet un signal de détection en réponse à une quantité physique donnée de l'extérieur. Un circuit (100) d'ajustement de phase muni d'une horloge de référence (CKref), fonctionne de façon synchrone avec une horloge de fonctionnement (CKa), et retarde le front de transition de l'horloge de référence par un certain nombre d'impulsions prédéfini de l'horloge de fonctionnement. Un circuit de détection (104) détecte un signal de quantité physique d'un signal de détection (Ssnc) avec référence au front de transition d'une horloge (SSS) émis par le circuit (100) d'ajustement de phase.
(JA) 物理量検出回路(12)は、外部から与えられた物理量に応じてセンサ信号を出力する物理量センサ(10)に用いられる。位相調整回路(100)は、基準クロック(CKref)が供給されるとともに動作クロック(CKa)に同期して動作し、基準クロックの遷移エッジを動作クロックの所定のパルス数だけ遅延させる。検波回路(104)は、位相調整回路(100)からのクロック(SSS)の遷移エッジを基準としてセンサ信号(Ssnc)から物理量信号を検波する。
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)