WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2009116296) 同期制御回路、及び映像表示装置
国際事務局に記録されている最新の書誌情報   

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2009/116296    国際出願番号:    PCT/JP2009/001237
国際公開日: 24.09.2009 国際出願日: 19.03.2009
IPC:
H04L 7/02 (2006.01), G09G 5/00 (2006.01), G09G 5/18 (2006.01)
出願人: Panasonic Corporation [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka, 5718501 (JP) (米国を除く全ての指定国).
NAKAHIRA, Hiroyuki; (米国のみ).
YAMAMOTO, Takashi; (米国のみ).
OKAMOTO, Kouji; (米国のみ).
YAMAMOTO, Akira; (米国のみ)
発明者: NAKAHIRA, Hiroyuki; .
YAMAMOTO, Takashi; .
OKAMOTO, Kouji; .
YAMAMOTO, Akira;
代理人: HAYASE, Kenichi; HAYASE&CO. Patent Attorneys, 4F, The Sumitomo Building No.2, 4-7-28, Kitahama, Chuo-ku, Osaka-shi, Osaka, 5410041 (JP)
優先権情報:
2008-072922 21.03.2008 JP
発明の名称: (EN) SYNCHRONIZATION CONTROL CIRCUIT AND IMAGE DISPLAY DEVICE
(FR) CIRCUIT DE COMMANDE DE SYNCHRONISATION ET DISPOSITIF D'AFFICHAGE D'IMAGE
(JA) 同期制御回路、及び映像表示装置
要約: front page image
(EN)A synchronization control circuit is provided with a first sample means which samples an envelope signal of a modulated signal at a first sample timing, a second sample means which samples the envelope signal at a second sample timing, a third sample means which samples the envelope signal at a third sample timing, a phase error calculation means which calculates a phase error value indicating a step-out quantity between the modulated signal and a reference clock signal using the output values of the first and third sample means, a delay control means which generates a delay control signal on the basis of the phase error value, and a delay generation means which delays the reference clock signal on the basis of the delay control signal to generate the first and third sample timings. Thus, a circuit scale required for synchronization can be reduced in comparison with an Early/Late system.
(FR)L'invention porte sur un circuit de commande de synchronisation qui comprend un premier moyen d'échantillonnage qui échantillonne un signal d'enveloppe d'un signal modulé à des premiers instants d'échantillonnage, un deuxième moyen d'échantillonnage qui échantillonne le signal d'enveloppe à des deuxièmes instants d'échantillonnage, un troisième moyen d'échantillonnage qui échantillonne le signal d'enveloppe à des troisièmes instants d'échantillonnage, un moyen de calcul d'erreur de phase qui calcule une valeur d'erreur de phase indiquant une quantité de décalage entre le signal modulé et un signal d'horloge de référence à l'aide des valeurs de sortie des premier et troisième moyens d'échantillonnage, un moyen de commande de retard qui génère un signal de commande de retard sur la base de la valeur d'erreur de phase, et un moyen de génération de retard qui retarde le signal d'horloge de référence sur la base du signal de commande de retard afin de générer les premiers et troisièmes instants d'échantillonnage. Ainsi, une échelle du circuit requis pour une synchronisation peut être réduite par rapport à un système à avance/retard (« Early/Late »).
(JA) 変調信号の包絡線信号を第1のサンプルタイミングでサンプルする第1のサンプル手段と、前記包絡線信号を第2のサンプルタイミングでサンプルする第2のサンプル手段と、前記包絡線信号を第3のサンプルタイミングでサンプルする第3のサンプル手段と、前記第1、ないし第3のサンプル手段の出力値を用いて、前記変調信号と基準クロック信号との同期ずれ量を示す位相誤差値を算出する位相誤差算出手段と、前記位相誤差値に基づいて遅延制御信号を生成する遅延制御手段と、前記基準クロック信号を、前記遅延制御信号に基づいて遅延させて、前記第1ないし第3のサンプルタイミングを生成する遅延生成手段と、を備えるものとし、Early/Late方式に比べ、同期をとるために必要な回路規模を削減することができる同期制御回路を提供する。
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)