WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2009107352) ダイナミックA/D変換回路、及びD/A変換回路、並びにA/D変換・D/A変換回路
国際事務局に記録されている最新の書誌情報   

国際公開番号: WO/2009/107352 国際出願番号: PCT/JP2009/000766
国際公開日: 03.09.2009 国際出願日: 23.02.2009
IPC:
H03M 1/14 (2006.01) ,H03M 1/36 (2006.01) ,H03M 1/76 (2006.01)
出願人: HASEBE, Tetsuya[JP/JP]; JP
発明者: HASEBE, Tetsuya; JP
代理人: TANAKA, Masao; Fuji Bldg. 301, 9-34, Tokugyo 3-chome, Kofu-shi, Yamanashi 4000047, JP
優先権情報:
2008-04367325.02.2008JP
発明の名称: (EN) DYNAMIC A/D CONVERSION CIRCUIT, D/A CONVERSION CIRCUIT, AND A/D CONVERSION - D/A CONVERSION CIRCUIT
(FR) CIRCUIT DE CONVERSION A/N DYNAMIQUE, CIRCUIT DE CONVERSION N/A, ET CIRCUIT DE CONVERSION A/N - CONVERSION N/A
(JA) ダイナミックA/D変換回路、及びD/A変換回路、並びにA/D変換・D/A変換回路
要約: front page image
(EN) Provided are a dynamic A/D conversion circuit, a D/A conversion circuit and an A/D conversion - D/A conversion circuit, which can set resolutions dynamically. The conversion circuit comprises a reference voltage unit including resistance strings composed of a plurality of resistance elements connected in series between the voltage of a high-power source and the voltage of a low-power source, comparators of a number of 2n-1 for comparing an input analog voltage value and the divided voltages of the nodes between the resistance elements and for outputting the comparison result as digital signals of n-bits, a voltage holding unit on the basis of the comparison results for holding any of the divided voltages or the voltage of the high-power source as the voltage of the high-power source to be newly applied to the resistance strings and for holding another of the divided voltages or the voltage of the low-power source as the voltage of the low-power source to be newly applied to the resistance strings, and a control unit including a means for applying the high-power source and the low-power source held by the voltage holding unit between the resistance strings repeatedly for the number of times determined from the number of the comparators and a desired resolution, and a means for converting-storing the digital signals according to a predetermined rule, thereby to output the same as digital signals of a desired resolution.
(FR) L'invention porte sur un circuit de conversion A/N dynamique, sur un circuit de conversion N/A et sur un circuit de conversion A/N - conversion N/A, qui peuvent configurer des résolutions de manière dynamique. Le circuit de conversion comprend une unité de tension de référence comprenant des chaînes de résistances composées d'une pluralité d'éléments de résistance connectés en série entre la tension d'une source haute puissance et la tension d'une source basse puissance, des comparateurs d'un nombre de 2n-1 pour comparer une valeur de tension analogique d'entrée et les tensions divisées des nœuds entre les éléments de résistance et pour émettre le résultat de comparaison sous forme de signaux numériques de n bits, une unité de blocage de tension sur la base des résultats de comparaison pour bloquer l'une quelconque des tensions divisées ou de la tension de la source haute puissance en tant que tension de la source haute puissance devant être nouvellement appliquée à la chaîne de résistances et pour bloquer une autre des tensions divisées ou de la tension de la source basse puissance en tant que tension de la source basse puissance devant être nouvellement appliquée aux chaînes de résistances, et une unité de commande comprenant des moyens pour appliquer la source haute puissance et la source basse puissance bloquées par l'unité de blocage de tension entre les chaînes de résistance de façon répétée pour le nombre de fois déterminé à partir du nombre de comparateurs et d'une résolution désirée, et des moyens pour convertir-stocker les signaux numériques selon une règle prédéterminée, pour ainsi émettre ceux-ci sous forme de signaux numériques d'une résolution désirée.
(JA)  分解能をダイナミックに設定可能なダイナミックA/D変換回路及びD/A変換回路、並びにA/D変換・D/A変換回路を提供する。  高電源の電圧と低電源の電圧との間に直列に接続された複数の抵抗素子からなる抵抗ストリングを備えた基準電圧部と、入力アナログ電圧値と前記抵抗素子間の接続点の分圧電圧値とを比較するとともに、比較結果をnビットのデジタル信号として出力する2-1個の比較器と、前記比較結果に基づいて、前記分圧電圧のいずれか又は前記高電源の電圧を前記抵抗ストリングに新たに印加する高電源の電圧とし、前記分圧電圧の他のいずれか又は前記低電源の電圧を、前記抵抗ストリングに新たに印加する低電源の電圧として保持する電圧保持部と、前記比較器の個数と所望の分解能とから決まる回数、前記電圧保持部が保持する前記高電源と前記低電源とを、前記抵抗ストリング間に繰り返して印加する手段と、前記デジタル信号を所定の規則により変換・格納し、所望の分解能のデジタル信号として出力する手段とを備えた制御部とを備える。
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)