WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2009107172) 外部入出力信号とDRAMリフレッシュ信号の再同期化手法及びその回路
国際事務局に記録されている最新の書誌情報   

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2009/107172    国際出願番号:    PCT/JP2008/002972
国際公開日: 03.09.2009 国際出願日: 20.10.2008
IPC:
G11C 11/406 (2006.01), G06F 12/00 (2006.01), G11C 29/02 (2006.01)
出願人: PANASONIC CORPORATION [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka, 5718501 (JP) (米国を除く全ての指定国).
TANAKA, Shinsuke; (米国のみ).
SENOO, Daigo; (米国のみ)
発明者: TANAKA, Shinsuke; .
SENOO, Daigo;
代理人: MAEDA, Hiroshi; Osaka-Marubeni Bldg., 5-7, Hommachi 2-chome, Chuo-ku, Osaka-shi, Osaka, 5410053 (JP)
優先権情報:
2008-044529 26.02.2008 JP
発明の名称: (EN) EXTERNAL I/O SIGNAL AND DRAM REFRESH SIGNAL RE-SYNCHRONIZATION METHOD AND ITS CIRCUIT
(FR) PROCÉDÉ DE RESYNCHRONISATION D'UN SIGNAL D'ENTRÉE-SORTIE EXTÉRIEUR ET D'UN SIGNAL DE RAFRAÎCHISSEMENT DE DRAM ET CIRCUIT ASSOCIÉ
(JA) 外部入出力信号とDRAMリフレッシュ信号の再同期化手法及びその回路
要約: front page image
(EN)An LSI uses a refresh timer (102) for deciding a timing to issue a DRAM refresh for synchronizing an external I/O signal and the DRAM refresh issuing timing. The LSI employs a circuit configuration which can control a value of the refresh timer (102) from a CPU (101) at an arbitrary timing. Alternatively, the LSI employs a circuit configuration which can control the value of the refresh timer (102) from an external terminal at an arbitrary timing or can directly control the refresh issuing timing without using the refresh timer (102).
(FR)Un LSI utilise un temporisateur de rafraîchissement (102) destiné à déterminer un moment pour délivrer un rafraîchissement de DRAM destiné à synchroniser un signal d'entrée-sortie extérieur et le moment de délivrance de rafraîchissement de DRAM. Le LSI utilise une configuration de circuit qui peut commander une valeur du temporisateur de rafraîchissement (102) à partir d'un processeur (101) à un moment arbitraire. En variante, le LSI utilise une configuration de circuit qui peut commander la valeur du temporisateur de rafraîchissement (102) à partir d'une borne externe à un moment arbitraire, ou qui peut commander directement le moment de délivrance de rafraîchissement sans utiliser le temporisateur de rafraîchissement (102).
(JA) 外部入出力信号とDRAMリフレッシュ発行タイミングとを同期化させるため、DRAMリフレッシュ発行のタイミングをリフレッシュタイマ(102)で決定するLSIにおいて、リフレッシュタイマ(102)の値をCPU(101)より任意のタイミングで制御できる回路構成を採用する。あるいは、リフレッシュタイマ(102)の値を外部端子より任意のタイミングで制御できる回路構成、又はリフレッシュタイマ(102)を介さずにリフレッシュ発行タイミングを外部端子から直接制御できる回路構成を採用する。
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)