このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2009042959) MULTI-MEDIA PROCESSOR CACHE WITH CACHE LINE LOCKING AND UNLOCKING
国際事務局に記録されている最新の書誌情報

国際公開番号: WO/2009/042959 国際出願番号: PCT/US2008/078009
国際公開日: 02.04.2009 国際出願日: 26.09.2008
予備審査請求日: 20.03.2009
IPC:
G06F 12/08 (2006.01) ,G06F 9/46 (2006.01)
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
12
メモリ・システムまたはアーキテクチャ内でのアクセシング,アドレシングまたはアロケーティング(情報記憶一般G11)
02
アドレシングまたはアロケーション;リロケーション
08
階層構造のメモリ・システム,例.仮想メモリ・システム,におけるもの
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
9
プログラム制御のための装置,例.制御装置
06
プログラム記憶方式を用いるもの,すなわちプログラムを受取りそして保持するために処理装置の内部記憶装置を用いるもの
46
マルチプログラミング装置
出願人:
QUALCOMM Incorporated [US/US]; Attn: International Ip Administration 5775 Morehouse Drive San Diego, California 92121, US (AllExceptUS)
YU, Chun [CN/US]; US (UsOnly)
JIAO, Guofang [US/US]; US (UsOnly)
WEI, Jian [CN/US]; US (UsOnly)
発明者:
YU, Chun; US
JIAO, Guofang; US
WEI, Jian; US
代理人:
EVANS, Matthew J.; Attn: International Ip Administration 5775 Morehouse Drive San Diego, Califonia 92121, US
優先権情報:
11/862,06326.09.2007US
発明の名称: (EN) MULTI-MEDIA PROCESSOR CACHE WITH CACHE LINE LOCKING AND UNLOCKING
(FR) MÉMOIRE CACHE DE PROCESSEUR MULTIMÉDIA AVEC VERROUILLAGE ET DÉVERROUILLAGE DE LIGNE DE MÉMOIRE CACHE
要約:
(EN) The disclosure relates to techniques for locking and unlocking cache lines in a cache included within a multi-media processor that performs read-modify-write functions using batch read and write requests for data stored in either an external memory or an embedded memory. The techniques may comprise receiving a read request in a batch of read requests for data included in a section of a cache line and setting a lock bit associated with the section in response to the read request. When the lock bit is set, additional read requests in the batch of read requests are unable to access data in that section of the cache line. The lock bit may be unset in response to a write request in a batch of write requests to update the data previously read out from that section of the cache line.
(FR) L'invention concerne des techniques pour verrouiller et déverrouiller des lignes de cache dans une mémoire cache présente dans un processeur multimédia qui exécute des fonctions de lecture-modification-écriture à l'aide de demandes de lecture et d'écriture par lots pour des données stockées soit dans une mémoire externe soit dans une mémoire incorporée. Les techniques peuvent comprendre la réception d'une demande de lecture dans un lot de demandes de lecture pour des données incluses dans une section d'une ligne de cache et le paramétrage d'un bit de verrouillage associé à la section en réponse à la demande de lecture. Lorsque le bit de verrouillage est paramétré, des demandes de lecture supplémentaires dans le lot de demandes de lecture sont incapables d'accéder aux données de cette section de la ligne de cache. Le bit de verrouillage peut être déparamétré en réponse à une demande d'écriture dans un lot de demandes d'écriture pour mettre à jour les données précédemment extraites de cette section de la ligne de cache.
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
国際公開言語: 英語 (EN)
国際出願言語: 英語 (EN)