WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2007114379) 可変遅延回路、試験装置および電子デバイス
国際事務局に記録されている最新の書誌情報   

国際公開番号: WO/2007/114379 国際出願番号: PCT/JP2007/057240
国際公開日: 11.10.2007 国際出願日: 30.03.2007
IPC:
H03K 5/13 (2006.01) ,G01R 31/3183 (2006.01) ,H03K 5/12 (2006.01)
出願人: HASUMI, Takuya[JP/JP]; JP (UsOnly)
SUDA, Masakatsu[JP/JP]; JP (UsOnly)
SUDOU, Satoshi[JP/JP]; JP (UsOnly)
ADVANTEST CORPORATION[JP/JP]; 1-32-1, Asahi-cho, Nerima-ku, Tokyo 1790071, JP (AllExceptUS)
発明者: HASUMI, Takuya; JP
SUDA, Masakatsu; JP
SUDOU, Satoshi; JP
代理人: RYUKA, Akihiro; 5F, Shinjuku Square Tower 22-1, Nishi-Shinjuku 6-chome Shinjuku-ku, Tokyo 1631105, JP
優先権情報:
2006-09935931.03.2006JP
発明の名称: (EN) VARIABLE DELAY CIRCUIT, TESTING APPARATUS AND ELECTRONIC DEVICE
(FR) CIRCUIT A RETARD VARIABLE, APPAREIL D'ESSAI ET DISPOSITIF ELECTRONIQUE
(JA) 可変遅延回路、試験装置および電子デバイス
要約: front page image
(EN) A variable delay circuit for providing an output signal obtained by delaying an input signal by a designated delay time. The variable delay circuit comprises a delay control part that provides a control voltage in accordance with a set value of delay time; a current control MOS transistor that receives the control voltage at its gate and provides a drain current in accordance with the control voltage; a correcting part that is connected in parallel to the source-drain of the current control MOS transistor and provides a correction current that simply decreases as the drain current increases within a range, which is larger than a predetermined boundary current, in a normal use range of the drain current; and a delay element that, in a case where the signal value of an output signal is varied in accordance with an input signal, causes the output signal, which is obtained by adding the correction current to the drain current, to flow between the delay element and the output terminal of the variable delay circuit, thereby providing the output signal having delayed by a time in accordance with the output current.
(FR) La présente invention concerne un circuit à retard variable qui produit un signal de sortie obtenu par retardement d'un signal d'entrée d'une valeur définie. Le circuit à retard variable comprend une unité de commande de retard qui fournit une tension de commande selon une valeur définie d'un retard, un transistor MOS de régulation de courant qui reçoit la tension de commande à sa grille et produit un courant drain selon la tension de commande, une unité de correction qui est connectée en parallèle à la source-drain du transistor MOS de régulation de courant et fournit un courant de correction qui diminue simplement lorsque le courant drain augmente dans une gamme, qui est supérieure à un courant limite prédéterminé, dans une plage d'utilisation normale du courant drain, et un élément de retard qui, au cas où la valeur de signal d'un signal de sortie varie selon un signal d'entrée, amène le signal de sortie, qui est obtenu par ajout du courant de correction au courant drain, à circuler entre l'élément de retard et une borne de sortie du circuit à retard variable, ce qui produit un signal de sortie ayant un retard correspondant au courant de sortie.
(JA)  入力信号を指定された遅延時間遅延させた出力信号を出力する可変遅延回路であって、遅延時間の設定値に応じた制御電圧を出力する遅延制御部と、ゲートに制御電圧を入力し、制御電圧に応じたドレイン電流を出力する電流制御用MOSトランジスタと、電流制御用MOSトランジスタのソース-ドレインと並列に接続され、ドレイン電流の通常使用範囲内において、予め定められた境界電流より大きい範囲でドレイン電流が増加するにつれて単調減少する補正電流を出力する補正部と、入力信号に応じて出力信号の信号値を変化させる場合において、ドレイン電流に補正電流を加えた出力電流を当該可変遅延回路の出力端子との間に流すことにより、出力信号を出力電流に応じた時間遅延して出力する遅延素子とを備える可変遅延回路を提供する。
指定国: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)