WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
オプション
検索言語
語幹処理適用
並び替え:
表示件数
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2007114098) ジッタ増幅器、ジッタ増幅方法、電子デバイス、試験装置、及び試験方法
国際事務局に記録されている最新の書誌情報   

国際公開番号: WO/2007/114098 国際出願番号: PCT/JP2007/056186
国際公開日: 11.10.2007 国際出願日: 26.03.2007
IPC:
G01R 31/319 (2006.01)
G 物理学
01
測定;試験
R
電気的変量の測定;磁気的変量の測定
31
電気的性質を試験するための装置;電気的故障の位置を示すための装置;試験対象に特徴のある電気的試験用の装置で,他に分類されないもの
28
電子回路の試験,例.シグナルトレーサーによるもの
317
デジタル回路の試験
3181
機能試験
319
テスターハードウエア,すなわち,出力処理回路
出願人: ICHIYAMA, Kiyotaka[JP/JP]; JP (UsOnly)
ISHIDA, Masahiro[JP/JP]; JP (UsOnly)
YAMAGUCHI, Takahiro[JP/JP]; JP (UsOnly)
ADVANTEST CORPORATION[JP/JP]; 1-32-1, Asahi-cho, Nerima-ku, Tokyo 1790071, JP (AllExceptUS)
発明者: ICHIYAMA, Kiyotaka; JP
ISHIDA, Masahiro; JP
YAMAGUCHI, Takahiro; JP
代理人: RYUKA, Akihiro; 5F, Shinjuku Square Tower, 22-1, Nishi-Shinjuku 6-chome, Shinjuku-ku, Tokyo 1631105, JP
優先権情報:
11/390,34028.03.2006US
発明の名称: (EN) JITTER AMPLIFIER, JITTER AMPLIFYING METHOD, ELECTRONIC DEVICE, TEST DEVICE AND TEST METHOD
(FR) AMPLIFICATEUR DE GIGUE, PROCEDE D'AMPLIFICATION DE GIGUE, DISPOSITIF ELECTRONIQUE, DISPOSITIF ET PROCEDE DE TEST
(JA) ジッタ増幅器、ジッタ増幅方法、電子デバイス、試験装置、及び試験方法
要約:
(EN) A jitter amplifier for amplifying or attenuating a jitter component included in an input signal is provided with a jitter demodulator for demodulating the jitter component from the input signal and an amplifying circuit for controlling a phase of the input signal so as to amplify or attenuate the jitter component. The amplifying circuit may include a variable delay circuit for delaying the input signal based on the jitter component and for outputting the delayed signal. The jitter demodulator outputs a voltage in response to the jitter component while the variable delay circuit may the input signal by a delay amount in response to the voltage value output by the jitter demodulator.
(FR) L'invention concerne un amplificateur de gigue permettant d'amplifier ou d'atténuer une composante de gigue incluse dans un signal d'entrée, lequel est muni d'un démodulateur de gigue destiné à démoduler la composante de gigue à partir du signal d'entrée ainsi que d'un circuit d'amplification destiné à commander une phase du signal d'entrée de façon à amplifier ou à atténuer la composante de gigue. Le circuit d'amplification peut inclure un circuit à retard variable permettant de retarder le signal d'entrée sur la base de la composante de gigue et permettant de fournir en sortie le signal retardé. Le démodulateur de gigue fournit en sortie une tension en réponse à la composante de gigue alors que le circuit à retard variable peut retarder le signal d'entrée d'une certaine valeur de retard en réponse à la valeur de tension fournie en sortie par le démodulateur de gigue.
(JA)  入力信号に含まれるジッタ成分を増幅又は減衰するジッタ増幅器であって、入力信号からジッタ成分を復調するジッタ復調部と、ジッタ成分に基づいて、入力信号の位相を制御することにより、ジッタ成分を増幅又は減衰する増幅回路とを備えるジッタ増幅器を提供する。増幅回路は、入力信号を、ジッタ成分に基づく遅延量で遅延させて出力する可変遅延回路を有してよい。ジッタ復調器は、ジッタ成分に応じた電圧を出力し、可変遅延回路は、ジッタ復調器が出力する電圧値に応じた遅延量で、入力信号を遅延させてよい。
front page image
指定国: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)