処理中

しばらくお待ちください...

設定

設定

1. WO2007105487 - 電力変換制御回路、電力変換制御用LSI、差分検出回路およびパルス幅制御信号発生回路

公開番号 WO/2007/105487
公開日 20.09.2007
国際出願番号 PCT/JP2007/053711
国際出願日 21.02.2007
予備審査請求日 30.11.2007
IPC
H02M 3/155 2006.01
H電気
02電力の発電,変換,配電
M交流-交流,交流-直流または直流-直流変換装置,および主要な,または類似の電力供給システムと共に使用するための装置:直流または交流入力-サージ出力変換;そのための制御または調整
3直流入力一直流出力変換
02中間に交流変換をもたないもの
04静止型変換器によるもの
10制御電極を有する放電管または制御電極を有する半導体装置を使用するもの
145制御信号の連続的印加を必要とする三極管またはトランジスタ型式の装置を用いるもの
155半導体装置のみを用いるもの
CPC
H02M 3/157
HELECTRICITY
02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
3Conversion of dc power input into dc power output
02without intermediate conversion into ac
04by static converters
10using discharge tubes with control electrode or semiconductor devices with control electrode
145using devices of a triode or transistor type requiring continuous application of a control signal
155using semiconductor devices only
156with automatic control of output voltage or current, e.g. switching regulators
157with digital control
出願人
  • 国立大学法人長崎大学 NAGASAKI UNIVERSITY, NATIONAL UNIVERSITY CORPORATION [JP/JP]; 〒8528521 長崎県長崎市文教町1番14号 Nagasaki 1-14, Bunkyo-machi, Nagasaki-shi, Nagasaki 8528521, JP (AllExceptUS)
  • 黒川 不二雄 KUROKAWA, Fujio; null (UsOnly)
発明者
  • 黒川 不二雄 KUROKAWA, Fujio; null
代理人
  • 久保田 千賀志 KUBOTA, Chikashi; 〒1050003 東京都港区西新橋一丁目22番6号 新橋コアビル3F Tokyo White Bldg., 6F, 3-11 Shimbashi 4-chome Minato-ku, Tokyo 1050004, JP
優先権情報
2006-04449821.02.2006JP
公開言語 (言語コード) 日本語 (JA)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) POWER CONVERSION CONTROL CIRCUIT, POWER CONVERSION CONTROL LSI, DIFFERENTIAL DETECTION CIRCUIT, AND PULSE WIDTH CONTROL SIGNAL GENERATION CIRCUIT
(FR) CIRCUIT DE COMMANDE DE CONVERSION DE PUISSANCE, CIRCUIT LSI DE COMMANDE DE CONVERSION DE PUISSANCE, CIRCUIT DE DÉTECTION DIFFÉRENTIELLE ET CIRCUIT DE GÉNÉRATION D'UN SIGNAL DE COMMANDE DE LA LARGEUR D'IMPULSION
(JA) 電力変換制御回路、電力変換制御用LSI、差分検出回路およびパルス幅制御信号発生回路
要約
(EN)
When performing power conversion, it is possible to obtain a control accuracy equivalent to the accuracy obtained when control is performed by a reference signal of a high clock frequency, by using a reference signal of a low clock frequency. A time amount signal generation circuit (12) generates a time amount signal (S3) equivalent to a difference of an output voltage (EO) to a reference voltage (EREF) in synchronization with a reference timing signal (S1). A phase shift signal generation circuit (13), a counter circuit (14), and a digital addition circuit (15) generate n phase shift signal sets having a phase successively delayed by [cycle of S0]/n, count the number of signals sets, and add n count values. A switching element ON time decision circuit (16) and a control signal generation circuit (17) input the addition value (ADD) and generate a control signal (S5) equivalent to the ON time (TON).
(FR)
Lorsqu'il s'agit de convertir de la puissance, il est possible d'obtenir une précision de commande équivalent à la précision obtenue lorsque la commande est réalisée par un signal de référence ayant une fréquence d'horloge élevée, au moyen d'un signal de référence ayant une fréquence d'horloge faible. Un circuit (12) de génération d'un signal de durée génère un signal de durée (S3) équivalent à une différence entre une tension de sortie (EO) et une tension de référence (EREF) en synchronisation avec un signal de rythme de référence (S1). Un circuit (13) de génération d'un signal de décalage de phase, un circuit (14) de compteur et un circuit (15) d'addition numérique génèrent n ensembles de signaux de décalage de phase et ajoutent n valeurs de comptage. Un circuit (16) de décision du temps de fonctionnement d'un élément de commutation et un circuit (17) de génération d'un signal de commande entrent la valeur d'addition (ADD) et génèrent un signal de commande (S5) équivalent au temps de fonctionnement (TON).
(JA)
電力変換をする際にクロック周波数が高い基準信号により制御する場合と同等の制御精度を、クロック周波数が低い基準信号により得る。時間量信号発生回路12により基準電圧EREFに対する出力電圧EOの差分に相当する時間量信号S3を基準タイミング信号S1に同期して発生させ、位相シフト信号発生回路13とカウンタ回路14とデジタル加算回路15とにより、位相が〔S0の周期〕/nずつ順次遅れているn個の位相シフト信号の組を発生しこれらの個数をそれぞれカウントし、n個のカウント値を加算する。スイッチ素子オン時間決定回路16と制御信号生成回路17とにより加算値ADDを入力してオン時間TONに相当する制御信号S5を生成する。
国際事務局に記録されている最新の書誌情報