処理中

しばらくお待ちください...

PATENTSCOPE は、メンテナンスのため次の日時に数時間サービスを休止します。サービス休止: 日曜日 05.04.2020 (10:00 午前 CEST)
設定

設定

1. WO2007102478 - 周波数シンセサイザ、無線通信システム、及び半導体装置

公開番号 WO/2007/102478
公開日 13.09.2007
国際出願番号 PCT/JP2007/054237
国際出願日 06.03.2007
IPC
H03L 7/183 2006.01
H電気
03基本電子回路
L電子的振動またはパルス発生器の自動制御,起動,同期または安定化
7周波数または位相の自動制御;同期
06周波数または位相ロックループに加えられる基準信号を用いるもの
16間接的な周波数の合成,すなわち周波数または位相ロックループを用いる予め決められた多数の周波数の内の所望の一つを発生するもの
18ループの中に分周器または計数器を用いるもの
183ループをロックするために時間差を用いるもの,一定数値間計数器または一定数値で分周する分周器
H04L 27/34 2006.01
H電気
04電気通信技術
Lデジタル情報の伝送,例.電信通信
27搬送波変調方式
32グループH04L27/02,H04L27/10,H04L27/18,またはH04L27/26に包含される2つ以上の方式の組合わせによって特徴づけられる搬送波方式
34振幅位相変調搬送方式,例.直交振幅変調搬送波方式
CPC
H03C 3/0925
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
CMODULATION
3Angle modulation
02Details
09Modifications of modulator for regulating the mean frequency
0908using a phase locked loop
0916with frequency divider or counter in the loop
0925applying frequency modulation at the divider in the feedback loop
H03C 3/0933
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
CMODULATION
3Angle modulation
02Details
09Modifications of modulator for regulating the mean frequency
0908using a phase locked loop
0916with frequency divider or counter in the loop
0933using fractional frequency division in the feedback loop of the phase locked loop
H03L 7/1976
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
7Automatic control of frequency or phase; Synchronisation
06using a reference signal applied to a frequency- or phase-locked loop
16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
18using a frequency divider or counter in the loop
197a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
1974for fractional frequency division
1976using a phase accumulator for controlling the counter or frequency divider
H04L 27/12
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
27Modulated-carrier systems
10Frequency-modulated carrier systems, i.e. using frequency-shift keying
12Modulator circuits
出願人
  • 松下電器産業株式会社 MATSUSHITA ELECTRIC INDUSTRIAL CO., LTD. [JP/JP]; 〒5718501 大阪府門真市大字門真1006番地 Osaka 1006, Oaza Kadoma, Kadoma-shi, Osaka5718501, JP (AllExceptUS)
  • 吉田 征一郎 YOSHIDA, Seiichiro; null (UsOnly)
  • 林 錠二 HAYASHI, Joji; null (UsOnly)
発明者
  • 吉田 征一郎 YOSHIDA, Seiichiro; null
  • 林 錠二 HAYASHI, Joji; null
代理人
  • 早瀬 憲一 HAYASE, Kenichi; 〒5410041 大阪府大阪市中央区北浜4丁目7番28号 住友ビルディング2号館4階 早瀬特許事務所 Osaka HAYASE & CO. Patent Attorneys, 4F, The Sumitomo Building No.2, 4-7-28, Kitahama, Chuo-ku, Osaka-shi, Osaka 5410041, JP
優先権情報
2006-06083207.03.2006JP
公開言語 (言語コード) 日本語 (JA)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) FREQUENCY SYNTHESIZER, WIRELESS COMMUNICATION SYSTEM, AND SEMICONDUCTOR DEVICE
(FR) SYNTHETISEUR DE FREQUENCES, SYSTEME DE COMMUNICATION SANS FIL ET DISPOSITIF SEMI-CONDUCTEUR
(JA) 周波数シンセサイザ、無線通信システム、及び半導体装置
要約
(EN)
A transmission frequency modulation of wireless communication is made to be possible to correspond to a multiple-value frequency modulation with transmission data of a plurality of bits while a circuit area is suppressed to increase. When a transmission frequency of wireless communication is modulated, responding data by a digital filter is calculated by a logic circuit provided in a transmission modulator. Thus, since a changing volume of divided data are calculated by the logic circuit, no ROM is needed to store the responding data, and the circuit area can be suppressed to increase even in the case of a frequency change of a reference signal or in compliance with a multiple-value frequency modulation with transmission data of a plurality of bits. Further, a modulation process of the transmission frequency can be carried out in a plurality of steps divided by using timing in synchronization with a clock signal, so that it is possible to make a transmission frequency spectrum narrow in band.
(FR)
Selon la présente invention, on rend possible la correspondance entre une modulation de fréquence de transmission de communication sans fil et une modulation de fréquence à plusieurs valeurs avec des données de transmission d'une pluralité de bits tandis qu'on supprime l'augmentation d'une zone de circuit. Lorsqu'on module une fréquence de transmission de communication sans fil, les données de réponse par un filtre numérique sont calculées par un circuit logique situé dans un modulateur de transmission. Par conséquent, puisque le circuit logique calcule un volume changeant de données divisées, aucune mémoire ROM n'est nécessaire pour stocker les données de réponse, et on peut supprimer l'augmentation de la zone de circuit même dans le cas d'un changement de fréquence d'un signal de référence ou conformément à une modulation de fréquence à plusieurs valeurs avec des données de transmission d'une pluralité de bits. En outre, il est possible d'effectuer un traitement de modulation de la fréquence de modulation dans une pluralité d'étapes divisées par l'utilisation de synchronisation avec un signal d'horloge, de telle sorte qu'il est possible de rendre étroite la bande d'un spectre de fréquences de transmission.
(JA)
 無線通信における送信周波数変調において、回路面積の増大を抑制しつつ、複数ビットの送信データを有する多値周波数変調への対応を可能にする。  無線通信における送信周波数の変調を行う際、デジタルフィルタによる応答データを、送信変調器に内蔵された論理回路により計算する。これにより、分周数データの変化量が論理回路により計算されるため、応答データを格納するROMが不要となり、基準信号の周波数の変更や、複数ビットの送信データを有する多値周波数変調への対応の際にも、回路面積の増大を抑制することができる。  また、送信周波数の変調の過程を、クロックに同期したタイミングを用いて複数のステップに分割して行うことによって、送信信号スペクトラムの狭帯域化が可能となる。
国際事務局に記録されている最新の書誌情報