WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2007094460) 並列処理装置及び排他制御方法
国際事務局に記録されている最新の書誌情報   

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2007/094460    国際出願番号:    PCT/JP2007/052863
国際公開日: 23.08.2007 国際出願日: 16.02.2007
IPC:
G06F 9/52 (2006.01), G06F 9/48 (2006.01)
出願人: SEIKO EPSON CORPORATION [JP/JP]; 4-1, Nishishinjuku 2-chome, Shinjuku-ku, Tokyo 1630811 (JP) (米国を除く全ての指定国).
NATIONAL UNIVERSITY CORPORATION NAGOYA UNIVERSITY [JP/JP]; 1, Furo-cho, Chikusa-ku, Nagoya-shi, Aichi 4648601 (JP) (米国を除く全ての指定国).
TODOROKI, Akinari [JP/JP]; (JP) (米国のみ).
TAMURA, Akihiko [JP/JP]; (JP) (米国のみ).
TANAKA, Katsuya [JP/JP]; (JP) (米国のみ).
TAKADA, Hiroaki [JP/JP]; (JP) (米国のみ).
HONDA, Shinya [JP/JP]; (JP) (米国のみ)
発明者: TODOROKI, Akinari; (JP).
TAMURA, Akihiko; (JP).
TANAKA, Katsuya; (JP).
TAKADA, Hiroaki; (JP).
HONDA, Shinya; (JP)
代理人: MORI, Tetsuya; Nichiei Kokusai Tokkyo Jimusho Yusen Iwamotocho Bldg. 8th Floor 3-3, Iwamoto-cho 2-chome Chiyoda-ku, Tokyo 1010032 (JP)
優先権情報:
2006-039093 16.02.2006 JP
発明の名称: (EN) PARALLEL PROCESSING DEVICE AND EXCLUSIVE ACCESS CONTROL
(FR) DISPOSITIF DE TRAITEMENT PARALLELE ET CONTROLE D'ACCES EXCLUSIF
(JA) 並列処理装置及び排他制御方法
要約: front page image
(EN)Provided is a processor capable of appropriately performing an exclusive access control of a task process and an interrupt even in a multiprocessor and obtaining a high processing efficiency. The processor includes a plurality of unit processors. At least one of the unit processors is an interrupt processor capable of executing an interrupt process requested from outside. Among the unit processors (P0 to P3), the unit processor (P1) includes: a push out inhibiting flag (106) for setting the unit processor (P1) to a lock state in which the task push out is inhibited; a hardware semaphore unit (13) for inhibiting other processor to access a predetermined region of a memory accessed by the unit processor (P1) after the lock state is set in; and an interrupt control unit (11) for inhibiting execution of an interrupt process by an interrupt processor while an exclusive access control is in progress.
(FR)La présente invention concerne un processeur capable de réaliser, de manière appropriée, un contrôle d'accès exclusif d'un traitement de tâche et une interruption, même dans un système multi-processeur et d'obtenir une efficacité élevée du traitement. Le processeur comprend une pluralité de processeurs d'unité. Au moins l'un des processeurs d'unité est un processeur d'interruption capable d'exécuter un procédé d'interruption demandé de l'extérieur. Parmi les processeurs d'unité (P0 à P3), le processeur d'unité (P1) comprend : une balise d'interdiction de poussée (106) pour paramétrer le processeur d'unité (P1) sur un état verrouillé dans lequel la poussée de tâche est empêchée, une unité de sémaphore de matériel (13) pour empêcher un autre processeur d'accéder à une région prédéterminée d'une mémoire à laquelle accède le processeur d'unité (P1) après que l'état de verrouillage a été paramétré, ainsi qu'une unité de commande d'interruption (11) pour empêcher l'exécution d'un procédé d'interruption par un processeur d'interruption alors qu'un contrôle d'accès exclusif est en cours.
(JA) マルチプロセッサにあってもタスク処理と割り込み処理とを適切に排他制御して高い処理効率を得ることが可能なプロセッサを提供する。複数の単位プロセッサを含み、当該複数の単位プロセッサのうちの少なくとも1つが外部から要求された割り込み処理の実行が可能な割込プロセッサであって、単位プロセッサP0~P3のうちの単位プロセッサP1は、単位プロセッサP1を、タスクの追出しが禁止される状態であるロック状態にする追出し禁止フラグ106と、ロック状態になった後、単位プロセッサP1によってアクセスされるメモリの所定の領域に他の単位プロセッサがアクセスすることを禁止するハードウェアセマフォ部13と、排他制御の実行中、割込プロセッサによる割り込み処理の実行を禁止する割り込み制御部11と、を備えるようにプロセッサを構成する。
指定国: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)