WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2007032079) 抵抗を用いたハイブリッド回路
国際事務局に記録されている最新の書誌情報   

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2007/032079    国際出願番号:    PCT/JP2005/017072
国際公開日: 22.03.2007 国際出願日: 15.09.2005
IPC:
H04B 3/03 (2006.01), H04L 5/14 (2006.01)
出願人: FUJITSU LIMITED [JP/JP]; 1-1, Kamikodanaka 4-chome, Nakahara-ku, Kawasaki-shi, Kanagawa 2118588 (JP) (米国を除く全ての指定国).
GOTOH, Kohtaroh [JP/JP]; (JP) (米国のみ).
TAMURA, Hirotaka [JP/JP]; (JP) (米国のみ)
発明者: GOTOH, Kohtaroh; (JP).
TAMURA, Hirotaka; (JP)
代理人: OSUGA, Yoshiyuki; 3rd Fl., Nibancho Bldg. 8-20, Nibancho Chiyoda-ku, Tokyo 102-0084 (JP)
優先権情報:
発明の名称: (EN) HYBRID CIRCUIT USING RESISTOR
(FR) CIRCUIT HYBRIDE UTILISANT UNE RÉSISTANCE
(JA) 抵抗を用いたハイブリッド回路
要約: front page image
(EN)In order to accurately extract only a reception signal from signals in a transmission path where a transmission signal is superimposed on a reception signal without using a replica driver in, for example, a bidirectional high-speed data transmission system of 1 Gb/s or above, a hybrid circuit includes: a resistor serially inserted between an output driver for transmitting a signal and a transmission path; and a reception signal extraction unit for extracting only a reception signal from the signals in the transmission path by using a signal obtained at both ends of the resistor. The reception signal extraction unit is formed by, for example, two trans-conductance amplifiers for converting input voltage into current and a load resistor to which current outputted from the two amplifiers is fed.
(FR)Dans la présente invention, afin d'extraire précisément et uniquement un signal de réception des signaux d'un parcours de transmission, lorsqu'un signal de transmission est superposé sur un signal de réception, et sans utiliser un circuit d'attaque réplique dans, par exemple, un système de transmission de signal haut débit bidirectionnel de 1 Gbit/s ou plus, un circuit hybride comprend : une résistance insérée en série entre un circuit d'attaque de sortie pour transmettre un signal et un parcours de transmission, ainsi qu'une unité d'extraction de signal de réception pour extraire uniquement un signal de réception des signaux du parcours de transmission en utilisant un signal obtenu aux deux extrémités de la résistance. L'unité d'extraction du signal de réception est formée par, par exemple, deux amplificateurs de trans-conductance pour transformer une tension d'entrée en courant et par une résistance de charge à laquelle est envoyé un courant transmis par les deux amplificateurs.
(JA) レプリカドライバを使用することなく、例えば1Gb/s以上の双方向高速データ伝送システムにおいて、送信信号と受信信号とが重畳された伝送路上の信号から受信信号のみを正確に抽出するために、本発明のハイブリッド回路は、信号を送信するための出力ドライバと伝送線路との間にシリアルに挿入される抵抗と、その抵抗の両端から得られる信号を用いて、伝送路上の信号から受信信号のみを抽出する受信信号抽出部を備え、受信信号抽出部は、例えば入力電圧を電流に変換する2つのトランスコンダクタンス・アンプと、2つのアンプの出力する電流が加算されて流れる負荷抵抗とによって構成される。
指定国: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)