処理中

しばらくお待ちください...

設定

設定

出願の表示

1. WO2007004294 - レベルコンバータ回路、その制御方法及び電子回路

公開番号 WO/2007/004294
公開日 11.01.2007
国際出願番号 PCT/JP2005/012398
国際出願日 05.07.2005
IPC
H03K 19/0185 2006.1
H電気
03基本電子回路
Kパルス技術
19論理回路,すなわち,1出力に作用する少なくとも2入力を持つもの;反転回路
0175結合装置;インターフェイス装置
0185電界効果トランジスタのみを用いるもの
CPC
H03K 19/01721
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
19Logic circuits, i.e. having at least two inputs acting on one output
01Modifications for accelerating switching
017in field-effect transistor circuits
01707in asynchronous circuits
01721by means of a pull-up or down element
H03K 3/356113
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
3Circuits for generating electric pulses; Monostable, bistable or multistable circuits
02Generators characterised by the type of circuit or by the means used for producing pulses
353by the use, as active elements, of field-effect transistors with internal or external positive feedback
356Bistable circuits
356104using complementary field-effect transistors
356113using additional transistors in the input circuit
出願人
  • 富士通株式会社 FUJITSU LIMITED [JP]/[JP] (AllExceptUS)
  • 酒林 聰太 SAKABAYASHI, Sota [JP]/[JP] (UsOnly)
発明者
  • 酒林 聰太 SAKABAYASHI, Sota
代理人
  • 畝本 正一 UNEMOTO, Shoichi
優先権情報
公開言語 (言語コード) 日本語 (ja)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) LEVEL CONVERTER CIRCUIT, CONTROL METHOD THEREOF, AND ELECTRONIC CIRCUIT
(FR) CIRCUIT DE CONVERSION DE NIVEAU, SON PROCÉDÉ DE COMMANDE ET CIRCUIT ÉLECTRONIQUE
(JA) レベルコンバータ回路、その制御方法及び電子回路
要約
(EN) A level converter circuit (2) level-converts a signal used in a circuit of a first power supply (internal power supply circuit (24) generating a voltage Vd1) to a signal used in a circuit of a second power supply generating a different voltage from the first power supply (external power supply circuit (26) generating a voltage Vd2), and outputs the converted signal. A pull-up circuit (18) is provided at an output terminal (16) for the level-converted signal, and pulls up the output terminal (16) to a high voltage (for example, the voltage Vd2) in synchronization with the power-on transient, thereby preventing the occurrence of an unstable output during the power-on period.
(FR) L'invention concerne un circuit de conversion de niveau (2) qui convertit le niveau d'un signal utilisé dans un circuit d'une première alimentation (un circuit d'alimentation interne (24) générant une tension Vd1) en un signal utilisé dans un circuit d'une seconde alimentation en générant une tension différente de la première alimentation (un circuit d'alimentation externe (26) générant une tension Vd2) et qui fournit en sortie le signal converti. Un circuit d'excursion vers le haut (18) est utilisé au niveau d'une borne de sortie (16) pour le signal de niveau converti, et il remonte la borne de sortie (16) jusqu'à une tension élevée (par exemple la tension Vd2) de manière synchronisée avec la transitoire de mise sous tension, ce qui empêche de ce fait l'apparition d'une sortie instable pendant l'intervalle de temps de mise sous tension.
(JA)  本発明は、第1の電源(内部電源回路24、電圧Vd1)側の信号を、第1の電源と異なる電圧の第2の電源(外部電源回路26、電圧Vd2)側の信号にレベル変換して取り出すレベルコンバータ回路(2)であって、レベル変換された前記信号の出力取出部(16)にプルアップ回路(18)を備え、該プルアップ回路(18)により、電源投入に同期して出力取出部(16)を高電位(例えば、電圧Vd2)に引き上げる構成により、電源投入時の不定出力の発生を防止している。
関連特許文献
EP5757821出願が移行したが国内段階でまだ公開されていないか、WIPO にデータを提供していない国への移行が通知されたか、あるいは出願の形式に問題があり、またはその他の理由で利用可能な状態でないため、PATENTSCOPE で表示できません。
国際事務局に記録されている最新の書誌情報