国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2006043374) シリアル-パラレル変換回路ならびにそれを用いた表示装置、およびその駆動回路
国際事務局に記録されている最新の書誌情報

国際公開番号: WO/2006/043374 国際出願番号: PCT/JP2005/016636
国際公開日: 27.04.2006 国際出願日: 09.09.2005
IPC:
G09G 3/36 (2006.01) ,G02F 1/133 (2006.01) ,G09G 3/20 (2006.01)
G 物理学
09
教育;暗号方法;表示;広告;シール
G
静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3
陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20
マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
34
独立の光源よりの光の制御によるもの
36
液晶を用いるもの
G 物理学
02
光学
F
光の強度,色,位相,偏光または方向の制御,例.スイッチング,ゲーテイング,変調または復調のための装置または配置の媒体の光学的性質の変化により,光学的作用が変化する装置または配置;そのための技法または手順;周波数変換;非線形光学;光学的論理素子;光学的アナログ/デジタル変換器
1
独立の光源から到達する光の強度,色,位相,偏光または方向の制御のための装置または配置,例.スィッチング,ゲーテイングまたは変調;非線形光学
01
強度,位相,偏光または色の制御のためのもの
13
液晶に基づいたもの,例.単一の液晶表示セル
133
構造配置;液晶セルの作動;回路配置
G 物理学
09
教育;暗号方法;表示;広告;シール
G
静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3
陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20
マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
出願人:
シャープ株式会社 SHARP KABUSHIKI KAISHA [JP/JP]; 〒5458522 大阪府大阪市阿倍野区長池町22番22号 Osaka 22-22, Nagaike-cho, Abeno-ku, Osaka-shi Osaka 5458522, JP (AllExceptUS)
酒井 保 SAKAI, Tamotsu [JP/JP]; JP (UsOnly)
永井 知幸 NAGAI, Tomoyuki [JP/JP]; JP (UsOnly)
前田 和宏 MAEDA, Kazuhiro [JP/JP]; JP (UsOnly)
西 修司 NISHI, Shuji [JP/JP]; JP (UsOnly)
佐藤 昌和 SATOH, Masakazu [JP/JP]; JP (UsOnly)
発明者:
酒井 保 SAKAI, Tamotsu; JP
永井 知幸 NAGAI, Tomoyuki; JP
前田 和宏 MAEDA, Kazuhiro; JP
西 修司 NISHI, Shuji; JP
佐藤 昌和 SATOH, Masakazu; JP
代理人:
島田 明宏 SHIMADA, Akihiro; 〒6340078 奈良県橿原市八木町1丁目10番3号 萬盛庵ビル 島田特許事務所 Nara Shimada Patent Firm, Manseian Building, 1-10-3, Yagi-cho, Kashihara-shi, Nara 6340078, JP
優先権情報:
2004-30245318.10.2004JP
発明の名称: (EN) SERIAL-PARALLEL CONVERSION CIRCUIT, DISPLAY EMPLOYING IT, AND ITS DRIVE CIRCUIT
(FR) CIRCUIT DE CONVERSION SERIE-PARALLELE, AFFICHEUR UTILISANT CELUI-CI ET CIRCUIT D'ATTAQUE
(JA) シリアル-パラレル変換回路ならびにそれを用いた表示装置、およびその駆動回路
要約:
(EN) A serial-parallel conversion circuit of a display. A first latch circuit for sampling and latching a serial signal based on a sampling pulse outputted from a shift register (31) is provided in correspondence with each stage of the shift register (31). On the other hand, a second latch circuit for latching a signal outputted from the first latch circuit is provided in correspondence with a part of stages of the shift register (31). The number of stages having a corresponding second latch circuit out of all stags of the shift register (31) is set smaller by two or more than the total number of stages of the shift register.
(FR) L'invention concerne un circuit de conversion série-parallèle destiné à un afficheur. Il est prévu un premier circuit à verrouillage, destiné à échantillonner et à verrouiller un signal en série sur la base d'une impulsion d'échantillonnage, fournie en sortie d'un registre à décalage (31), lequel correspond à chaque étage du registre à décalage (31). Par ailleurs, il est prévu un second circuit à verrouillage destiné à verrouiller un signal fourni en sortie du premier circuit à verrouillage, lequel correspond à une partie des étages du registre à décalage (31). Le nombre d'étages possédant un second circuit à verrouillage correspondant parmi la totalité des étages du registre à décalage (31) est établi pour être inférieur de deux ou plus au nombre total d'étages du registre à décalage.
(JA)  本発明は、表示装置のシリアル-パラレル変換回路に関する。  シフトレジスタ(31)から出力されるサンプリングパルスに基づいてシリアル信号をサンプリングしてラッチする第1ラッチ回路をシフトレジスタ(31)の各段に対応して備える。また、第1ラッチ回路から出力される信号をラッチする第2ラッチ回路をシフトレジスタ(31)の一部の段に対応して備える。ここで、シフトレジスタ(31)の全ての段のうち対応するセカンドラッチ回路を有する段の数を、シフトレジスタの段の総数よりも2以上少なくする。                                                                                 
front page image
指定国: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)
また、:
US20110181556