国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2006035738) ホストコントローラ
国際事務局に記録されている最新の書誌情報

国際公開番号: WO/2006/035738 国際出願番号: PCT/JP2005/017682
国際公開日: 06.04.2006 国際出願日: 27.09.2005
IPC:
G06F 13/38 (2006.01) ,G06F 3/08 (2006.01) ,G06K 17/00 (2006.01)
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
13
メモリ,入力/出力装置または中央処理ユニットの間の情報または他の信号の相互接続または転送
38
情報転送,例.バス上での
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
3
計算機で処理しうる形式にデータを変換するための入力装置;処理ユニットから出力ユニットへデータを転送するための出力装置,例.インタフェース装置
06
記録担体からのデジタル入力または記録担体へのデジタル出力
08
個別的な記録担体たとえばせん孔カードからのデジタル入力またはこのような記録担体へのデジタル出力
G 物理学
06
計算;計数
K
データの認識;データの表示;記録担体;記録担体の取扱い
17
メイングループ1/00から15/00の2つ以上のメイングループに包含される装置を共動させるための方法または装置,例.移送および読取り動作と共動する自動カードファイル
出願人:
Zentek Technology Japan, Inc. [JP/JP]; Dai 5 Chuo Building 2-1-2, Uchikanda Chiyoda-ku Tokyo 1010047, JP (AllExceptUS)
吉川 浩人 YOSHIKAWA, Hiroto [JP/JP]; JP (UsOnly)
八十島 広至 YASOSHIMA, Hiroyuki [JP/JP]; JP (UsOnly)
発明者:
吉川 浩人 YOSHIKAWA, Hiroto; JP
八十島 広至 YASOSHIMA, Hiroyuki; JP
代理人:
森脇 正志 MORIWAKI, Masashi; 〒6008411 京都府京都市下京区烏丸通四条下ル水銀屋町637 第五長谷ビル4階 Kyoto Hase-building No.5-4F, 637, Suiginya-cho, Karasumadori Shijyosagaru, Shimogyo-ku, Kyoto-shi, Kyoto 6008411, JP
優先権情報:
2004-28148128.09.2004JP
発明の名称: (EN) HOST CONTROLLER
(FR) CONTRÔLEUR HÔTE
(JA) ホストコントローラ
要約:
(EN) [PROBLEMS] To provide a general-purpose SDIO host controller which can be connected to a standardized general-purpose interface. [MEANS FOR SOLVING PROBLEMS] An SDIO host controller is a one-chip semiconductor integrated circuit device including: at least one system of a core of an SDIO host having an SD host engine, an SD host register group for controlling the SD host engine, and a memory; a plurality of CPU interfaces for controlling the SDIO host; and at least one selector for selecting the CPU interfaces. Especially it is preferable that the controller include at least an ATA interface and an ATA-SD protocol conversion engine.
(FR) L’objet est de proposer un contrôleur hôte SDIO (Secure Digital Input/Output, entrée/sortie numérique sécurisée) pouvant être raccordé à une interface standard d’usage général. Le contrôleur hôte SDIO est un dispositif à circuit intégré monopuce à semi-conducteurs incluant : au moins un système de noyau d’un hôte SDIO ayant un moteur hôte SD, un groupe d’inscription hôte SD pour commander le moteur hôte SD, et une mémoire ; une pluralité d’interfaces CPU pour commander l’hôte SD IO ; et au moins un sélecteur pour sélectionner les interfaces CPU. Il est particulièrement préférable que le contrôleur comprenne une interface ATA et un moteur de conversion de protocole ATA-SD.
(JA)  【課題】標準化された汎用インターフェースに接続することができる汎用性の高いSDIOホストコントローラを提供する。  【解決手段】1チップの半導体集積回路デバイスであって、SDホストエンジンとこのSDホストエンジンを制御するSDホストレジスタ群及びメモリーとを含むSDIOホストのコアを少なくとも1系統と、SDIOホストを制御する複数のCPUインターフェースと、各CPUインターフェースを選択するセレクタとを少なくとも一つ備えていることを特徴とするSDIOホストコントローラ。特に、少なくともATAインターフェースとATA-SDプロトコル変換エンジンを備えていることが好ましい。
front page image
指定国: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)
また、:
EP1811395JPWO2006035738US20070233907US20090024773JP4799417