国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2006035638) 直流電源装置
国際事務局に記録されている最新の書誌情報

国際公開番号: WO/2006/035638 国際出願番号: PCT/JP2005/017308
国際公開日: 06.04.2006 国際出願日: 20.09.2005
IPC:
H02M 3/28 (2006.01)
H 電気
02
電力の発電,変換,配電
M
交流-交流,交流-直流または直流-直流変換装置,および主要な,または類似の電力供給システムと共に使用するための装置:直流または交流入力-サージ出力変換;そのための制御または調整
3
直流入力一直流出力変換
22
中間に交流変換をもつもの
24
静止型変換器によるもの
28
一旦交流を発生するために制御電極をもつ放電管または制御電極をもつ半導体装置を用いるもの
出願人:
サンケン電気株式会社 SANKEN ELECTRIC CO., LTD. [JP/JP]; 〒3528666 埼玉県新座市北野3丁目6番3号 Saitama 6-3, Kitano 3-chome, Niiza-shi, Saitama 3528666, JP (AllExceptUS)
京野 羊一 KYONO, Yoichi [JP/JP]; JP (UsOnly)
発明者:
京野 羊一 KYONO, Yoichi; JP
代理人:
清水 敬一 SHIMIZU, Keiichi; 〒1530061 東京都目黒区中目黒3丁目1番5号YK中目黒ビル3階 好和特許事務所 Tokyo Kouwa Patent Office 3rd Floor, YK Nakameguro Building 1-5, Nakameguro 3-chome Meguro-ku, Tokyo 1530061, JP
優先権情報:
2004-28919130.09.2004JP
発明の名称: (EN) DC POWER SUPPLY APPARATUS
(FR) APPAREIL D’ALIMENTATION ELECTRIQUE CC
(JA) 直流電源装置
要約:
(EN) A DC power supply apparatus includes conduction detecting circuits (17,18) for outputting detection signals (Vp1, Vp2) during conduction of rectifying MOS-FETs (15,16), and also includes timer circuits (19,20) connected to the conduction detecting circuits (17,18). The timer circuits (19,20) time the output interval of the detection signals (Vp1, Vp2) of the conduction detecting circuits (17,18) in which a current (ID1) flowing through one of the rectifying MOS-FETs (15) becomes zero. The other rectifying MOS-FET (16) is turned off just before a termination of the timed interval. Thus, the rectifying MOS-FETs (15,16) can be surely turned off during conduction of the rectifying circuit, thereby providing an efficient synchronous rectification of the DC power supply apparatus.
(FR) Appareil d’alimentation électrique CC comprenant des circuits de détection de conduction (17, 18) pour sortir des signaux de détection (Vp1, Vp2) pendant la conduction de MOS-FET de redressement (15,16), et comprenant également des circuits de temporisateur (19, 20) connectés aux circuits de détection de conduction (17, 18). Les circuits de temporisateur (19, 20) chronomètrent l’intervalle de sortie des signaux de détection (Vp1, Vp2) des circuits de détection de conduction (17, 18) dans lesquels un courant (ID1) circulant dans un des MOS-FET de redressement (15) devient nul. L’autre MOS-FET de redressement (16) est fermé juste avant une terminaison de l’intervalle chronométré. Ainsi, les MOS-FET de redressement (15,16) peuvent être fermés de façon sûre pendant la conduction du circuit de redressement, offrant de ce fait un redressement synchrone efficace de l’appareil d’alimentation électrique CC.
(JA)  整流用MOS-FET(15,16)の導通期間中に検出信号VP1,VP2を出力する導通検出回路(17,18)と、導通検出回路(17,18)に接続された計時回路(19,20)とを直流電源装置に設ける。一方の整流用MOS-FET(15)を流れる電流ID1がゼロになるまでの導通検出回路(17,18)の検出信号VP1,VP2の出力期間を計時回路(19,20)により計時し、計時された期間の終了時直前の時刻に他方の整流用MOS-FET(16)をオフするため、整流回路の導通期間内に整流用MOS-FET(15,16)を確実にオフにして、効率よく直流電源装置の同期整流を行うことができる。
front page image
指定国: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)
また、:
KR1020070037716JP2006109546US20070263421CN1985427