WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
検索
 
閲覧
 
翻訳
 
オプション
 
最新情報
 
ログイン
 
ヘルプ
 
自動翻訳
1. (WO2006022152) 駆動回路基板、その製造方法、液晶表示パネル及び液晶表示装置
国際事務局に記録されている最新の書誌情報   

Translation翻訳: 原文 > 日本語
国際公開番号:    WO/2006/022152    国際出願番号:    PCT/JP2005/014762
国際公開日: 02.03.2006 国際出願日: 11.08.2005
IPC:
H01L 23/52 (2006.01), H01L 27/12 (2006.01), H01L 29/786 (2006.01), G02F 1/1345 (2006.01), H01L 21/768 (2006.01)
出願人: Sharp Kabushiki Kaisha [JP/JP]; 22-22, Nagaike-cho, Abeno-ku, Osaka-shi, Osaka 5458522 (JP) (米国を除く全ての指定国).
MORIWAKI, Hiroyuki [JP/JP]; (JP) (米国のみ)
発明者: MORIWAKI, Hiroyuki; (JP)
代理人: YASUTOMI, Yasuo; Chuo Bldg. 4-20, Nishinakajima 5-chome Yodogawa-ku Osaka-shi, Osaka 5320011 (JP)
優先権情報:
2004-249097 27.08.2004 JP
発明の名称: (EN) DRIVING CIRCUIT BOARD, METHOD FOR MANUFACTURING THE SAME, LIQUID CRYSTAL DISPLAY PANEL AND LIQUID CRYSTAL DISPLAY DEVICE
(FR) CARTE DE CIRCUIT IMPRIMÉ DE CONDUITE, PROCÉDÉ DE FABRICATION DE CELLE-CI, TABLEAU DE BORD À CRISTAUX LIQUIDES ET DISPOSITIF D’AFFICHAGE À CRISTAUX LIQUIDES
(JA) 駆動回路基板、その製造方法、液晶表示パネル及び液晶表示装置
要約: front page image
(EN)A driving circuit board is provided with a stack structure wherein two or more layers are formed on a board, and a structure to which two or more circuit elements such as a thin film transistor are connected by wiring. At least one of the wiring has a path formed on two or more layers, such as a layer whereupon a gate electrode is arranged and a layer whereupon a source electrode is arranged.
(FR)L’invention concerne une carte de circuit imprimé de conduite comprenant une structure en pile dans laquelle au moins deux couches sont formées sur une carte et une structure à laquelle sont connectés par des fils au moins deux éléments de circuit tels que des transistors à couche mince. Au moins un des fils a un chemin formé sur deux couches ou plus, telles qu’une couche sur laquelle est disposée une électrode grille et une couche sur laquelle est disposée une électrode source.
(JA)本発明は、基板上に2以上の層が形成された積層構造を有するとともに、薄膜トランジスタ等の2以上の回路素子が配線により接続された構造を有する駆動回路基板であって、上記配線の少なくとも1つは、ゲート電極が配置される層やソース電極が配置される層等の2以上の層に経路が形成された構成からなる駆動回路基板である。
指定国: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
欧州特許庁(EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
国際公開言語: Japanese (JA)
国際出願言語: Japanese (JA)