処理中

しばらくお待ちください...

PATENTSCOPE は、メンテナンスのため次の日時に数時間サービスを休止します。サービス休止: 土曜日 31.10.2020 (7:00 午前 CET)
設定

設定

出願の表示

1. WO2004042945 - ダブルコンバージョン方式の受信機

公開番号 WO/2004/042945
公開日 21.05.2004
国際出願番号 PCT/JP2003/013108
国際出願日 14.10.2003
予備審査請求日 30.08.2004
IPC
H03D 7/16 2006.01
H電気
03基本電子回路
D一つの搬送波から他の搬送波への変換または変調の復調
71つの搬送波から他の搬送波への変調の変換,例.周波数変換
16多重周波数変換
H03J 1/00 2006.01
H電気
03基本電子回路
J同調共振回路;選択共振回路
1共振回路一般の調整,駆動,指示または機械的制御装置の細部
H04B 1/10 2006.01
H電気
04電気通信技術
B伝送
1グループH04B3/00~H04B13/00の単一のグループに包含されない伝送方式の細部;伝送媒体によって特徴づけられない伝送方式の細部
06受信機
10雑音または混信を制限または抑圧するための受信機に関係した手段
H04B 1/28 2006.01
H電気
04電気通信技術
B伝送
1グループH04B3/00~H04B13/00の単一のグループに包含されない伝送方式の細部;伝送媒体によって特徴づけられない伝送方式の細部
06受信機
16回路
26スーパーヘテロダイン受信機用
28受信機が3個以上の電極を有する半導体装置を少なくとも1個包含するもの
CPC
H03D 7/163
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
7Transference of modulation from one carrier to another, e.g. frequency-changing
16Multiple-frequency-changing
161all the frequency changers being connected in cascade
163the local oscillations of at least two of the frequency changers being derived from a single oscillator
H03J 1/0008
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
1Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
0008using a central processing unit, e.g. a microprocessor
H04B 1/1027
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
BTRANSMISSION
1Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
06Receivers
10Means associated with receiver for limiting or suppressing noise or interference
1027assessing signal quality or detecting noise/interference for the received signal
H04B 1/28
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
BTRANSMISSION
1Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
06Receivers
16Circuits
26for superheterodyne receivers
28the receiver comprising at least one semiconductor device having three or more electrodes
出願人
  • NIIGATA SEIMITSU CO., LTD. [JP]/[JP] (AllExceptUS)
  • KABUSHIKI KAISHA TOYOTA JIDOSHOKKI [JP]/[JP] (AllExceptUS)
  • MIYAGI, Hiroshi [JP]/[JP] (UsOnly)
  • KATSUNAGA, Hiroshi [JP]/[JP] (UsOnly)
発明者
  • MIYAGI, Hiroshi
  • KATSUNAGA, Hiroshi
代理人
  • AMAGAI, Masahiko
優先権情報
2002-32261806.11.2002JP
公開言語 (言語コード) 日本語 (JA)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) RECEIVER OF DOUBLE CONVERSION SYSTEM
(FR) RECEPTEUR DE SYSTEME A DOUBLE CONVERSION
(JA) ダブルコンバージョン方式の受信機
要約
(EN)
A receiver of double conversion system wherein unwanted components included in received signals can be removed without fail and wherein the number of constituent parts has been reduced. The receiver comprises an antenna tuning circuit (10) including a tuning coil (11) and a variable-capacitance diode (13); a high-frequency amplifying circuit (20) for performing a high-frequency amplification of a signal outputted by the antenna tuning circuit (10); two-stage mixing circuits (22,28) for performing two frequency conversions of an output from the high-frequency amplifying circuit (20); and a detecting circuit (36) for detecting an output from the latter-stage mixing circuit (28).
(FR)
L'invention concerne un récepteur de système à double conversion dans lequel les composants non souhaités de signaux reçus peuvent être éliminés sans défaillance, et le nombre de parties constitutives a été réduit. Le récepteur décrit dans cette invention comprend un circuit de syntonisation d'antenne (10) comprenant un enroulement de syntonisation (11) et une diode à capacitance variable (13); un circuit d'amplification haute fréquence (20) conçu pour exécuter une amplification haute fréquence d'un signal émis par le circuit (11); des circuits mélangeurs à deux étages (22, 28) pour exécuter deux conversions de fréquences d'une sortie du circuit (20); et un circuit de détection (36) conçu pour détecter une sortie du dernier circuit mélangeur (28).
(JA)
 受信した信号に含まれる不要成分を確実に除去するとともに部品点数を低減することができるダブルコンバージョン方式の受信機を提供することを目的とする。同調コイル11と可変容量ダイオード13とを含むアンテナ同調回路10と、このアンテナ同調回路10から出力される信号に対して高周波増幅を行う高周波増幅回路20と、この高周波増幅回路20の出力に対して2回の周波数変換を行う2段の混合回路22、28と、後段の混合回路28の出力に対して検波処理を行う検波回路36とを備えて受信機が構成されている。
国際事務局に記録されている最新の書誌情報