処理中

しばらくお待ちください...

設定

設定

出願の表示

1. WO2004042721 - 遅延信号生成装置及び記録パルス生成装置

公開番号 WO/2004/042721
公開日 21.05.2004
国際出願番号 PCT/JP2003/014206
国際出願日 07.11.2003
IPC
G11B 7/125 2006.01
G物理学
11情報記憶
B記録担体と変換器との間の相対運動に基づいた情報記録
7光学的手段による記録または再生,例.光ビームの照射による記録,低パワー光ビームを用いる再生;そのための記録担体
12ヘッド,例.光ビームスポットの形成または光ビームの変調
125そのための光ビーム源,例.光学記録装置に特別に適合したレーザ制御回路;光変調器,例.光スポットまたは光跡のサイズまたは強度を制御する手段
G11B 20/10 2006.01
G物理学
11情報記憶
B記録担体と変換器との間の相対運動に基づいた情報記録
20記録または再生方法に特徴のない信号処理;そのための回路
10デジタル記録または再生
H03L 7/099 2006.01
H電気
03基本電子回路
L電子的振動またはパルス発生器の自動制御,起動,同期または安定化
7周波数または位相の自動制御;同期
06周波数または位相ロックループに加えられる基準信号を用いるもの
08位相ロックループの細部
099主としてループ中の制御発振器に関するもの
H03L 7/18 2006.01
H電気
03基本電子回路
L電子的振動またはパルス発生器の自動制御,起動,同期または安定化
7周波数または位相の自動制御;同期
06周波数または位相ロックループに加えられる基準信号を用いるもの
16間接的な周波数の合成,すなわち周波数または位相ロックループを用いる予め決められた多数の周波数の内の所望の一つを発生するもの
18ループの中に分周器または計数器を用いるもの
H04L 7/033 2006.01
H電気
04電気通信技術
Lデジタル情報の伝送,例.電信通信
7受信機を送信機と同期させるための配置
02特殊な同期情報を含まない受信符号信号による速度または位相の制御
033受信信号の遷移を利用して同期信号発生手段の位相を制御するもの,例.位相ロックループを用いるもの
CPC
G11B 20/10
GPHYSICS
11INFORMATION STORAGE
BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
20Signal processing not specific to the method of recording or reproducing; Circuits therefor
10Digital recording or reproducing
G11B 7/00456
GPHYSICS
11INFORMATION STORAGE
BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
7Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation ; by modifying optical properties or the physical structure; , reproducing using an optical beam at lower power ; by sensing optical properties; Record carriers therefor;
004Recording, reproducing or erasing methods; Read, write or erase circuits therefor
0045Recording
00456Recording strategies, e.g. pulse sequences
G11B 7/0062
GPHYSICS
11INFORMATION STORAGE
BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
7Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation ; by modifying optical properties or the physical structure; , reproducing using an optical beam at lower power ; by sensing optical properties; Record carriers therefor;
004Recording, reproducing or erasing methods; Read, write or erase circuits therefor
006Overwriting
0062Overwriting strategies, e.g. recording pulse sequences with erasing level used for phase-change media
G11B 7/126
GPHYSICS
11INFORMATION STORAGE
BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
7Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation ; by modifying optical properties or the physical structure; , reproducing using an optical beam at lower power ; by sensing optical properties; Record carriers therefor;
12Heads, e.g. forming of the optical beam spot or modulation of the optical beam
125Optical beam sources therefor, e.g. laser control circuitry specially adapted for optical storage devices; Modulators, e.g. means for controlling the size or intensity of optical spots or optical traces
126Circuits, methods or arrangements for laser control or stabilisation
H03K 2005/00039
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
5Manipulating of pulses not covered by one of the other main groups of this subclass
00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
00019Variable delay
00026controlled by an analog electrical signal, e.g. obtained after conversion by a D/A converter
00032Dc control of switching transistors
00039having four transistors serially
H03K 5/133
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
5Manipulating of pulses not covered by one of the other main groups of this subclass
13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
133using a chain of active delay devices
出願人
  • SANYO ELECTRIC CO., LTD. [JP]/[JP] (AllExceptUS)
  • SHUTOKU, Toshiyuki [JP]/[JP] (UsOnly)
  • TOMISAWA, Shin-ichiro [JP]/[JP] (UsOnly)
発明者
  • SHUTOKU, Toshiyuki
  • TOMISAWA, Shin-ichiro
代理人
  • ONDA, Hironori
優先権情報
2002-32378507.11.2002JP
公開言語 (言語コード) 日本語 (JA)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) DELAY SIGNAL GENERATION DEVICE AND RECORDING PULSE GENERATION DEVICE
(FR) DISPOSITIF DE GENERATION DE SIGNAL DE RETARD ET DISPOSITIF DE GENERATION D'IMPULSION D'ENREGISTREMENT
(JA) 遅延信号生成装置及び記録パルス生成装置
要約
(EN)
A write strategy circuit (recording pulse generation device) generates a recording pulse for controlling the laser output applied to an optical disc, by using data modulated by a DVD encoder or a CD encoder. Respective delay circuits (220) delay signals-to-be-delayed (S1 to S4) by a predetermined value and generate delayed signals (D1 to D4). The delay value of each delay circuit (220) is controlled by a delay amount control circuit (210). A logic circuit (300) logically synthesizes the delayed signals (D1 to D4) to generate a recording pulse. The delay amount control circuit includes a voltage control oscillator (211) consisting of a plurality of delay elements (211a) having configuration identical to the delay element (221) of the delay circuit and connected in a ring shape. The output signal of the voltage control oscillator is locked where the delay amount of the delay element (211a) has become 1/integer of one cycle of the reference clock signal.
(FR)
L'invention concerne un circuit de stratégie d'écriture (dispositif de génération d'impulsion d'enregistrement) générant une impulsion d'enregistrement pour commander la sortie laser appliquée à un disque optique, en faisant appel à des données modulées par codeur DVD ou par un codeur CD. Des circuits de retard respectifs (220) retardent des signaux à retarder (S1 à S4) au moyen d'une valeur prédéterminée et génère des signaux retardés (D1 à D4). La valeur de retard de chaque circuit de retard (220) est commandée par un circuit de commande de quantité de retard (210). Un circuit logique (300) synthétise logiquement les signaux retardés (D1 à D4) pour générer une impulsion d'enregistrement. Le circuit de commande de quantité de retard comprend un oscillateur de commande de tension (211) constitué d'une pluralité d'éléments de retard (211a) présentant une configuration identique à celle de l'élément de retard (221) du circuit de retard et connecté selon une forme d'anneau. Le signal de sortie de l'oscillateur de commande de tension est verrouillé lorsque la quantité de retard de l'élément de retard (211a) devient égale à 1/nombre entier d'un cycle du signal de l'horloge de référence.
(JA)
ライトストラテジ回路(記録パルス生成装置)は、DVDエンコーダ又はCDエンコーダにて変調されたデータを用いて、光ディスクに照射されるレーザの出力を制御する記録パルスを生成する。各遅延回路(220)は遅延対象信号S1~S4をそれぞれ所定に遅延させて遅延信号D1~D4を生成する。各遅延回路(220)の遅延量は、遅延量制御回路(210)にて制御される。論理回路(300)は遅延信号D1~D4を論理合成して記録パルスを生成する。前記遅延量制御回路は、前記遅延回路の各遅延素子(221)と同一の構成を有する複数の遅延素子(211a)をリング状に接続して構成される電圧制御発振器(211)を含む。電圧制御発振器の出力信号は、遅延素子(211a)の遅延量が基準クロック信号の1周期の整数分の1となるところでロックする。
国際事務局に記録されている最新の書誌情報