処理中

しばらくお待ちください...

設定

設定

出願の表示

1. US20050083084 - Voltage generating circuit

官庁 アメリカ合衆国
出願番号 10503598
出願日 27.10.2003
公開番号 20050083084
公開日 21.04.2005
公報種別 A1
IPC
H03D 3/00
H電気
03基本電子回路
D一つの搬送波から他の搬送波への変換または変調の復調
3角度変調された振動の復調
G09G 3/20
G物理学
09教育;暗号方法;表示;広告;シール
G静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
G09G 3/36
G物理学
09教育;暗号方法;表示;広告;シール
G静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
34独立の光源よりの光の制御によるもの
36液晶を用いるもの
G09G 5/00
G物理学
09教育;暗号方法;表示;広告;シール
G静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
5陰極線管表示器および他の可視的表示器に共通の可視的表示器用の制御装置または回路
出願人 Toshiba Matsushita Display Technology
発明者 Aota Shinichi
Tsukada Takashi
Mine Hideki
代理人 OBLON, SPIVAK, MCCLELLAND, MAIER &; NEUSTADT, P.C.
優先権情報 2002314860 29.10.2002 JP
発明の名称
(EN) Voltage generating circuit
要約
(EN)

It is necessary to reduce power consumption in a liquid crystal display device.

A drive voltage generation circuit 201 including: a clock signal dividing circuit 204 which applies signal processing, which does not divide a frequency of a clock signal SG22 to be inputted from the outside during a display period T13 for performing basic display for always displaying a radio wave reception state or the like of a cellular phone within a liquid crystal display panel and divides the frequency on the basis of a standard decided in advance during periods other than the display period T13, to a clock signal; and booster circuits 202 and 203 which generate a predetermined voltage for performing basic display for always displaying a radio wave reception state or the like of a cellular phone within the liquid crystal display panel using the clock signal SG13, a frequency of which has been divided by the clock signal dividing circuit 204.