処理中

しばらくお待ちください...

設定

設定

1. KR1020100063767 - INPUT CIRCUITRY FOR TRANSISTOR POWER AMPLIFIER AND METHOD FOR DESIGNING SUCH CIRCUITRY

官庁 大韓民国
出願番号 1020107007130
出願日 21.07.2008
公開番号 1020100063767
公開日 11.06.2010
特許番号 1011167760000
特許付与日 28.02.2012
公報種別 B1
IPC
H 電気
03
基本電子回路
F
増幅器
1
増幅素子として電子管のみ,半導体装置のみまたは汎用素子のみを用いた増幅器の細部
56
他に分類されない,入力インピーダンスまたは出力インピーダンスの変形
H 電気
03
基本電子回路
F
増幅器
3
増幅素子として電子管のみまたは半導体装置のみをもつ増幅器
189
高周波増幅器,例.無線周波増幅器
19
半導体装置のみをもつもの
193
電界効果装置をもつもの
H 電気
03
基本電子回路
H
インビーダンス回路網,例.共振回路;共振器
7
回路網の部品として受動的電気素子のみを含む多端子対回路網
38
インピーダンス整合回路網
H03F 1/56
H03F 3/193
H03H 7/38
出願人 RAYTHEON COMPANY
레이티언 캄파니
発明者 TREMBLAY JOHN C.
트랑블레, 존, 씨.
WHELAN COLIN S.
웨란, 콜린, 에스.
代理人 박영우
優先権情報 11851425 07.09.2007 US
発明の名称
(EN) INPUT CIRCUITRY FOR TRANSISTOR POWER AMPLIFIER AND METHOD FOR DESIGNING SUCH CIRCUITRY
(KO) 트랜지스터 전력 증폭기를 위한 입력 회로 및 이를 설계 하는 방법
要約
(EN)
A circuit having: an input matching network, a transistor (14) coupled to an output of the input matching network; and wherein the input matching network (12) has a first input impedance when such input matching network (12) is fed with an input signal having a relatively low power level and wherein the input matching network (12) has an input impedance different from the first input impedance when such input matching network (12) is fed with an input signal having a relatively high power level. COPYRIGHT KIPO WIPO 2010

(KO)
입력 정합 네트워크 및 임피던스 네트워크의 출력부와 연결된 트랜지스터(14)를 포함하고, 입력 정합 네트워크(12)는 입력 정합 네트워크(12)에 상대적으로 낮은 전력 레벨을 가지는 입력 신호가 인가된 경우에 제1 입력 임피던스를 가지고, 입력 정합 네트워크(12)는 입력 정합 네트워크(12)에 상대적으로 높은 전력 레벨을 가지는 입력 신호를 인가 받은 경우에는 제1 입력 임피던스와는 다른 입력 임피던스를 가지는 회로를 개시한다.