16:00 CETの火曜日 19.11.2019のメンテナンス理由で数時間使用できません
国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (EP2133912) SEMICONDUCTOR DEVICE AND BIAS GENERATING CIRCUIT

官庁 : 欧州特許庁(EPO)
出願番号: 07740276 出願日: 29.03.2007
公開番号: 2133912 公開日: 16.12.2009
公報種別: B1
指定国: AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LI, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR
PCT 関連事項: 出願番号:JP2007056838 ; 公開番号: クリックしてデータを表示
IPC:
G05F 3/20
H01L 27/02
G 物理学
05
制御;調整
F
電気的変量または磁気的変量の調整システム
3
自己調整特性を有する一つの非制御素子,または複数の素子から成る組合せであって自己調整特性を有するものによって,電気的変量を調整する非反作用系
02
電流または電圧の調整
08
直流のもの
10
非線形特性を有する非制御素子を使用するもの
16
半導体装置であるもの
20
ダイオードトランジスタの組合せを用いるもの
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
27
1つの共通基板内または上に形成された複数の半導体構成部品または他の固体構成部品からなる装置
02
整流,発振,増幅またはスイッチングに特に適用される半導体構成部品を含むものであり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁を有する集積化された受動回路素子を含むもの
CPC:
G05F 3/205
H01L 27/0222
出願人: FUJITSU LTD
発明者: TANAKA MOTOYUKI
優先権情報: 2007056838 29.03.2007 JP
発明の名称: (DE) HALBLEITERANORDNUNG UND VORSPANNUNGSERZEUGUNGSSCHALTUNG
(EN) SEMICONDUCTOR DEVICE AND BIAS GENERATING CIRCUIT
(FR) DISPOSITIF A SEMI-CONDUCTEUR ET CIRCUIT GENERATEUR DE POLARISATION
要約: front page image
(EN) A first power supply voltage input section (VDD) can input a first power supply voltage, a second power supply voltage input section (VDD2) can input a second power supply voltage, a regulator circuit (11) generates a back bias voltage on the basis of the second power supply voltage, and an output section (VBP1) can output the back bias voltage generated by the regulator circuit (11) as an output voltage. A substrate bias can be generated with low power consumption, and the circuit scale can be reduced.
(FR) La présente invention inclut une partie de tension d'entrée de premier bloc d'alimentation (VDD) qui peut fournir en entrée une tension de premier bloc d'alimentation ; une partie de tension d'entrée de second bloc d'alimentation (VDD2) qui peut fournir en entrée une tension de second bloc d'alimentation ; un circuit régulateur (11) qui génère une tension de polarisation du substrat en se basant sur la tension de second bloc d'alimentation ; et une partie de sortie (VBP1) qui peut fournir en sortie, en tant que tension de sortie, la tension de polarisation du substrat générée par le circuit régulateur (11). De cette manière, la génération d'une polarisation de carte peut être obtenue avec une consommation moins importante, tandis que l'échelle du circuit peut être réduite.
また、:
KR1020100005025EP2133912CN101641777JP5158076WO/2008/120347