国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現在ご利用になれません。
この状況が続く場合は、次のお問い合わせ先までご連絡ください。フィードバック & お問い合わせ
1. (CN106104789) Integrated circuit composed of tunnel field-effect transistors and method for manufacturing same

官庁 : 中華人民共和国
出願番号: 201580012440.1 出願日: 20.02.2015
公開番号: 106104789 公開日: 09.11.2016
特許番号: 106104789 特許付与日: 18.12.2018
公報種別: B
(国内移行後) 元 PCT 国際出願 出願番号:PCTJP2015054710 ; 公開番号:2015137081 クリックしてデータを表示
IPC:
H01L 21/8234
H01L 21/28
H01L 21/336
H01L 27/088
H01L 29/41
H01L 29/417
H01L 29/66
H01L 29/786
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
21
半導体装置または固体装置またはそれらの部品の製造または処理に特に適用される方法または装置
70
1つの共通基板内または上に形成された複数の固体構成部品または集積回路からなる装置またはその特定部品の製造または処理;集積回路装置またはその特定部品の製造
77
1つの共通基板内または上に形成される複数の固体構成部品または集積回路からなる装置の製造または処理
78
複数の別個の装置に基板を分割することによるもの
82
それぞれが複数の構成部品からなる装置,例.集積回路の製造
822
基板がシリコン技術を用いる半導体であるもの
8232
電界効果技術
8234
MIS技術
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
21
半導体装置または固体装置またはそれらの部品の製造または処理に特に適用される方法または装置
02
半導体装置またはその部品の製造または処理
04
少なくとも一つの電位障壁または表面障壁,例.PN接合,空乏層,キャリア集中層,を有する装置
18
不純物,例.ドーピング材料,を含むまたは含まない周期律表第IV族の元素またはA↓I↓I↓IB↓V化合物から成る半導体本体を有する装置
28
21/20~21/268に分類されない方法または装置を用いる半導体本体上への電極の製造
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
21
半導体装置または固体装置またはそれらの部品の製造または処理に特に適用される方法または装置
02
半導体装置またはその部品の製造または処理
04
少なくとも一つの電位障壁または表面障壁,例.PN接合,空乏層,キャリア集中層,を有する装置
18
不純物,例.ドーピング材料,を含むまたは含まない周期律表第IV族の元素またはA↓I↓I↓IB↓V化合物から成る半導体本体を有する装置
334
ユニポーラ型の装置の製造のための多段階工程
335
電界効果トランジスタ
336
絶縁ゲートを有するもの
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
27
1つの共通基板内または上に形成された複数の半導体構成部品または他の固体構成部品からなる装置
02
整流,発振,増幅またはスイッチングに特に適用される半導体構成部品を含むものであり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁を有する集積化された受動回路素子を含むもの
04
基板が半導体本体であるもの
08
1種類の半導体構成部品だけを含むもの
085
電界効果構成部品のみを含むもの
088
構成部品が絶縁ゲートを有する電界効果トランジスタであるもの
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
29
整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部(31/00~47/00,51/05が優先;半導体本体または電極以外の細部23/00;1つの共通基板内または上に形成された複数の固体構成部品からなる装置27/00
40
電極
41
その形状,相対的大きさまたは配置に特徴のあるもの
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
29
整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部(31/00~47/00,51/05が優先;半導体本体または電極以外の細部23/00;1つの共通基板内または上に形成された複数の固体構成部品からなる装置27/00
40
電極
41
その形状,相対的大きさまたは配置に特徴のあるもの
417
整流,増幅またはスイッチされる電流を流すもの
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
29
整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部(31/00~47/00,51/05が優先;半導体本体または電極以外の細部23/00;1つの共通基板内または上に形成された複数の固体構成部品からなる装置27/00
66
半導体装置の型
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
29
整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部(31/00~47/00,51/05が優先;半導体本体または電極以外の細部23/00;1つの共通基板内または上に形成された複数の固体構成部品からなる装置27/00
66
半導体装置の型
68
整流,増幅またはスイッチされる電流を流さない電極に電流のみまたは電位のみを与えることにより制御できるもの
76
ユニポーラ装置
772
電界効果トランジスタ
78
絶縁ゲートによって生じる電界効果を有するもの
786
薄膜トランジスタ
CPC:
H01L 27/088
H01L 21/26513
H01L 21/823418
H01L 21/84
H01L 27/1203
H01L 29/41725
出願人: NAT INST OF ADVANCED IND SCIEN
独立行政法人产业技术综合研究所
発明者: MORI TAKAHIRO
森贵洋
代理人: 北京清亦华知识产权代理事务所(普通合伙) 11201
優先権情報: 2014-047609 11.03.2014 JP
発明の名称: (EN) Integrated circuit composed of tunnel field-effect transistors and method for manufacturing same
(ZH) 采用隧道场效应晶体管的集成电路及其制造方法
要約: front page image
(EN) [Problem] To reduce parasitic capacitance and parasitic resistance, while reducing the cost and area necessary for forming a circuit wherein two tunnel field-effect transistors are electrically connected to each other. [Solution] This integrated circuit composed of tunnel field-effect transistors is characterized in that: a first tunnel field-effect transistor, in which one of a first P-type region and a first N-type region operates as a source region and the other one operates as a drain region, and a second tunnel field-effect transistor, in which one of a second P-type region and a second N-type region operates as a source region and the other one operates as a drain region, are formed in one active region so as to have the same polarity; the first tunnel field-effect transistor and the second tunnel field-effect transistor are formed so that the first P-type region and the second N-type region are adjacent to each other; and the first P-type region and the second N-type region adjacent to each other are electrically connected by a metal semiconductor alloy film.
(ZH) 本发明提供一种采用隧道场效应晶体管的集成电路及其制造方法,减少形成将两个隧道场效应晶体管电连接的电路所需要的面积及成本,并且还减少寄生电容、寄生电阻。作为解决方案,采用隧道场效应晶体管的集成电路的特征在于,在一个活性区域以同一极性形成有第一隧道场效应晶体管和第二隧道场效应晶体管,所述第一隧道场效应晶体管的第一P型区域及第一N型区域中的一者作为源极区域、另一者作为漏极区域工作,所述第二隧道场效应晶体管的第二P型区域及第二N型区域中的一者作为源极区域、另一者作为漏极区域工作,并且所述第一P型区域与所述第二N型区域相邻,相邻的所述第一P型区域与所述第二N型区域利用金属半导体合金膜电连接。
Also published as:
EP3104403US20170077092JPWO2015137081KR1020160132080WO/2015/137081