(EN) The disclosed invention is a sigma-delta modulator based ADC and a dithering method thereof. An analog dither circuit of an input stage in a quantizer, which is configured to perform dithering, receives an integrator output signal from an output of an integrator and a plurality of digital dither signals from digital dither generator, and employs these signals to produce multi-level analog dither signals via the operation of a plurality of transistors as switches coupled with a plurality of resistors coupled in series. The multi-level analog dither signals can prevent, reduce, or eliminate limit cycle in the sigma-delta modulator based ADC. Furthermore, disclosed invention does not require fixed load capacitance, resulting in no extra power consumption and solve the problem as the kickback noise variation.
(FR) La présente invention concerne un CAN à base de modulateur sigma-delta et son procédé de juxtaposition. Un circuit de juxtaposition analogique d'un étage d'entrée dans un quantificateur, qui est conçu pour effectuer une juxtaposition, reçoit un signal de sortie d'intégrateur à partir d'une sortie d'un intégrateur et une pluralité de signaux de juxtaposition numériques provenant d'un générateur de juxtaposition numérique, et utilise ces signaux pour produire des signaux de juxtaposition analogiques à niveaux multiples par l'intermédiaire du fonctionnement d'une pluralité de transistors en tant que commutateurs couplés à une pluralité de résistances couplées en série. Les signaux de juxtaposition analogiques à niveaux multiples peuvent empêcher, réduire ou éliminer un cycle limite dans le CAN à base de modulateur sigma-delta. En outre, l'invention ne nécessite pas de capacité de charge fixe, ce qui permet d'éviter une consommation d'énergie supplémentaire et de résoudre le problème de la variation de bruit de recul.