Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2022246683 - CIRCUIT INTÉGRÉ D'ATTAQUE DE DONNÉES, APPAREIL D'AFFICHAGE ET PROCÉDÉ DE COMPENSATION DE PIXEL

Numéro de publication WO/2022/246683
Date de publication 01.12.2022
N° de la demande internationale PCT/CN2021/096006
Date du dépôt international 26.05.2021
CIB
G09G 3/32 2016.1
GPHYSIQUE
09ENSEIGNEMENT; CRYPTOGRAPHIE; PRÉSENTATION; PUBLICITÉ; SCEAUX
GDISPOSITIONS OU CIRCUITS POUR LA COMMANDE DE L'AFFICHAGE UTILISANT DES MOYENS STATIQUES POUR PRÉSENTER UNE INFORMATION VARIABLE
3Dispositions ou circuits de commande présentant un intérêt uniquement pour l'affichage utilisant des moyens de visualisation autres que les tubes à rayons cathodiques
20pour la présentation d'un ensemble de plusieurs caractères, p.ex. d'une page, en composant l'ensemble par combinaison d'éléments individuels disposés en matrice
22utilisant des sources lumineuses commandées
30utilisant des panneaux électroluminescents
32semi-conducteurs, p.ex. utilisant des diodes électroluminescentes
CPC
G09G 2230/00
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
2230Details of flat display driving waveforms
G09G 2300/043
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
2300Aspects of the constitution of display devices
04Structural and physical details of display devices
0421Structural details of the set of electrodes
043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
G09G 2310/0259
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
2310Command of the display device
02Addressing, scanning or driving the display screen or processing steps related thereto
0243Details of the generation of driving signals
0259with use of an analog or digital ramp generator in the column driver or in the pixel circuit
G09G 2310/0278
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
2310Command of the display device
02Addressing, scanning or driving the display screen or processing steps related thereto
0264Details of driving circuits
0278Details of driving circuits arranged to drive both scan and data electrodes
G09G 2310/0291
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
2310Command of the display device
02Addressing, scanning or driving the display screen or processing steps related thereto
0264Details of driving circuits
0291Details of output amplifiers or buffers arranged for use in a driving circuit
G09G 2320/0233
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
2320Control of display operating conditions
02Improving the quality of display appearance
0233Improving the luminance or brightness uniformity across the screen
Déposants
  • BOE TECHNOLOGY GROUP CO., LTD. [CN]/[CN]
Inventeurs
  • YANG, Fei
  • MENG, Song
  • DONG, Zhiqiang
  • CHEN, Yi
  • XU, Jingbo
  • XIAN, Jianbo
Données relatives à la priorité
Langue de publication Anglais (en)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) DATA DRIVING INTEGRATED CIRCUIT, DISPLAY APPARATUS, AND PIXEL COMPENSATION METHOD
(FR) CIRCUIT INTÉGRÉ D'ATTAQUE DE DONNÉES, APPAREIL D'AFFICHAGE ET PROCÉDÉ DE COMPENSATION DE PIXEL
Abrégé
(EN) A data driving integrated circuit, display apparatus, and pixel compensation method. The data driving integrated circuit includes a digital-to-analog converter (DAC) configured to receive a respective digital data signal (rdds) from a timing controller (TC) and convert the respective digital data signal (rdds) to a respective analog data signal (rads), which is outputted to a display panel (DP) through a respective data line (RDL); an analog-to-digital converter (ADC) configured to receive a respective analog sensing signal (rass) from a respective sensing line (RSL) in the display panel (DP) and convert the respective analog sensing signal (rass) to a respective digital sensing signal (rdss), which is outputted to the timing controller (TC); a first sensing switch (SW1) configured to control a connection between a first reference voltage line (Vref1) and the respective sensing line (RSL); a second sensing switch (SW2) configured to control a connection between a second reference voltage line (Vref2) and the respective sensing line (RSL); and a third sensing switch (SW3) configured to control the connection between the analog-to-digital converter (ADC) and the respective sensing line (RSL).
(FR) L'invention concerne un circuit intégré d'attaque de données, un appareil d'affichage et un procédé de compensation de pixel. Le circuit intégré d'attaque de données comprend un convertisseur numérique-analogique (CNA) conçu pour recevoir un signal de données numériques respectif (rdds) en provenance d'un dispositif de commande de synchronisation (TC) et pour convertir le signal de données numérique respectif (rdds) en un signal de données analogique respectif (rads) qui est délivré à un panneau d'affichage (DP) par l'intermédiaire d'une ligne de données respective (RDL) ; un convertisseur analogique-numérique (CAN) conçu pour recevoir un signal de détection analogique respectif (rass) en provenance d'une ligne de détection respective (RSL) dans le panneau d'affichage (DP) et pour convertir le signal de détection analogique respectif (rass) en un signal de détection numérique respectif (rdss) qui est délivré au dispositif de commande de synchronisation (TC) ; un premier commutateur de détection (SW1) conçu pour commander une connexion entre une première ligne de tension de référence (Vref1) et la ligne de détection respective (RSL) ; un deuxième commutateur de détection (SW2) conçu pour commander une connexion entre une deuxième ligne de tension de référence (Vref2) et la ligne de détection respective (RSL) ; et un troisième commutateur de détection (SW3) conçu pour commander la connexion entre le convertisseur analogique-numérique (CAN) et la ligne de détection respective (RSL).
Dernières données bibliographiques dont dispose le Bureau international