Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2022093562 - IDENTIFICATION D'ERREURS INCORRIGIBLES AU MOYEN D'UNE ANALYSE DE CONFIGURATION D'ERREURS

Numéro de publication WO/2022/093562
Date de publication 05.05.2022
N° de la demande internationale PCT/US2021/055450
Date du dépôt international 18.10.2021
CIB
G06F 11/00 2006.1
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
11Détection d'erreurs; Correction d'erreurs; Contrôle de fonctionnement
G06F 11/10 2006.1
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
11Détection d'erreurs; Correction d'erreurs; Contrôle de fonctionnement
07Réaction à l'apparition d'un défaut, p.ex. tolérance de certains défauts
08Détection ou correction d'erreur par introduction de redondance dans la représentation des données, p.ex. en utilisant des codes de contrôle
10en ajoutant des chiffres binaires ou des symboles particuliers aux données exprimées suivant un code, p.ex. contrôle de parité, exclusion des 9 ou des 11
G11C 29/10 2006.1
GPHYSIQUE
11ENREGISTREMENT DE L'INFORMATION
CMÉMOIRES STATIQUES
29Vérification du fonctionnement correct des mémoires; Test de mémoires lors d'opération en mode de veille ou hors-ligne
04Détection ou localisation d'éléments d'emmagasinage défectueux
08Test fonctionnel, p.ex. test lors d'un rafraîchissement, auto-test à la mise sous tension ou test réparti
10Algorithmes de test, p.ex. algorithmes par balayage de mémoire ; Configurations de test, p.ex. configurations en damier
CPC
G06F 11/008
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
008Reliability or availability analysis
G06F 11/1048
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
07Responding to the occurrence of a fault, e.g. fault tolerance
08Error detection or correction by redundancy in data representation, e.g. by using checking codes
10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
1008in individual solid state devices
1048using arrangements adapted for a specific error detection or correction feature
G06F 11/1068
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
07Responding to the occurrence of a fault, e.g. fault tolerance
08Error detection or correction by redundancy in data representation, e.g. by using checking codes
10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
1008in individual solid state devices
1068in sector programmable memories, e.g. flash disk
G06F 2201/81
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
2201Indexing scheme relating to error detection, to error correction, and to monitoring
81Threshold
G11C 29/10
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
29Checking stores for correct operation ; ; Subsequent repair; Testing stores during standby or offline operation
04Detection or location of defective memory elements ; , e.g. cell constructio details, timing of test signals
08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
10Test algorithms, e.g. memory scan [MScan] algorithms; Test patterns, e.g. checkerboard patterns 
G11C 29/42
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
29Checking stores for correct operation ; ; Subsequent repair; Testing stores during standby or offline operation
04Detection or location of defective memory elements ; , e.g. cell constructio details, timing of test signals
08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
12Built-in arrangements for testing, e.g. built-in self testing [BIST] ; or interconnection details
38Response verification devices
42using error correcting codes [ECC] or parity check
Déposants
  • ORACLE INTERNATIONAL CORPORATION [US]/[US]
Inventeurs
  • FULLER, Benjamin John
Mandataires
  • SHAH, Varun A.
Données relatives à la priorité
17/080,12626.10.2020US
Langue de publication Anglais (en)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) IDENTIFYING NON-CORRECTABLE ERRORS USING ERROR PATTERN ANALYSIS
(FR) IDENTIFICATION D'ERREURS INCORRIGIBLES AU MOYEN D'UNE ANALYSE DE CONFIGURATION D'ERREURS
Abrégé
(EN) Techniques are described for identifying patterns of memory cells in a memory array that are predictive of non-correctable errors ("corruption patterns"). The techniques described herein identify patterns of cell errors that are likely to generate errors that cannot be corrected by an error correction code (ECC). The identification of non-correctable cells is accomplished by identifying a pattern of cell errors storing bit values that deviate from corresponding expected values. The pattern of these memory cells and various combinations of the cells in the pattern are compared to patterns of cells that are known to be correctable using ECC. If the error pattern or one or more of the combinations of erroneous cells in the pattern are not associated with patterns that are correctable via ECC, the error pattern is identified as predictive of a likely uncorrectable error.
(FR) L'invention concerne des techniques pour identifier des configurations de cellules de mémoire dans un réseau de mémoire qui sont prédictives d'erreurs incorrigibles ("configurations de corruption"). Les techniques selon la présente invention identifient des configurations d'erreur de cellules qui sont susceptibles de générer des erreurs qui ne peuvent pas être corrigées par un code de correction d'erreurs (ECC). L'identification de cellules incorrigibles est réalisée par identification d'une configuration d'erreurs de cellules stockant des valeurs binaires qui s'écartent des valeurs prévues correspondantes. La configuration de ces cellules de mémoire et diverses combinaisons des cellules dans la configuration sont comparées à des configurations de cellules qui sont connues pour être corrigibles au moyen de code ECC. Si la configuration d'erreur ou une ou plusieurs des combinaisons de cellules erronées dans la configuration ne sont pas associées à des configurations qui sont corrigibles par code ECC, la configuration d'erreur est identifiée comme étant prédictive d'une erreur incorrigible probable.
Documents de brevet associés
Dernières données bibliographiques dont dispose le Bureau international