Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2021060135 - PROCESSEUR INTÉGRÉ AVEC UN PETIT ENSEMBLE D'INSTRUCTIONS

Numéro de publication WO/2021/060135
Date de publication 01.04.2021
N° de la demande internationale PCT/JP2020/035226
Date du dépôt international 17.09.2020
CIB
G06F 9/30 2018.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9Dispositions pour la commande par programme, p.ex. unités de commande
06utilisant des programmes stockés, c. à d. utilisant un moyen de stockage interne à l'équipement de traitement de données pour recevoir ou conserver les programmes
30Dispositions pour exécuter des instructions machines, p.ex. décodage d'instructions
G06F 9/302 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9Dispositions pour la commande par programme, p.ex. unités de commande
06utilisant des programmes stockés, c. à d. utilisant un moyen de stockage interne à l'équipement de traitement de données pour recevoir ou conserver les programmes
30Dispositions pour exécuter des instructions machines, p.ex. décodage d'instructions
302Commande de l'exécution d'opérations arithmétiques
G06F 9/315 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9Dispositions pour la commande par programme, p.ex. unités de commande
06utilisant des programmes stockés, c. à d. utilisant un moyen de stockage interne à l'équipement de traitement de données pour recevoir ou conserver les programmes
30Dispositions pour exécuter des instructions machines, p.ex. décodage d'instructions
315Commande des opérations de déplacement, de décalage ou de rotation
G06F 9/32 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9Dispositions pour la commande par programme, p.ex. unités de commande
06utilisant des programmes stockés, c. à d. utilisant un moyen de stockage interne à l'équipement de traitement de données pour recevoir ou conserver les programmes
30Dispositions pour exécuter des instructions machines, p.ex. décodage d'instructions
32Formation de l'adresse de l'instruction suivante, p.ex. par incrémentation du compteur ordinal
CPC
G06F 9/30
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
9Arrangements for program control, e.g. control units
06using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
30Arrangements for executing machine instructions, e.g. instruction decode
G06F 9/32
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
9Arrangements for program control, e.g. control units
06using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
30Arrangements for executing machine instructions, e.g. instruction decode
32Address formation of the next instruction, e.g. by incrementing the instruction counter
Déposants
  • 国立大学法人東京工業大学 TOKYO INSTITUTE OF TECHNOLOGY [JP]/[JP]
Inventeurs
  • 原 祐子 HARA Yuko
  • 佐宗 馨 SASO Kaoru
  • 楊 明宇 YANG Mingyu
Mandataires
  • 特許業務法人磯野国際特許商標事務所 ISONO INTERNATIONAL PATENT OFFICE, P.C.
Données relatives à la priorité
2019-17263824.09.2019JP
Langue de publication japonais (JA)
Langue de dépôt japonais (JA)
États désignés
Titre
(EN) PROCESSOR EMBEDDED WITH SMALL INSTRUCTION SET
(FR) PROCESSEUR INTÉGRÉ AVEC UN PETIT ENSEMBLE D'INSTRUCTIONS
(JA) 少命令セット組み込みプロセッサ
Abrégé
(EN)
Provided is a processor for use in limited purposes, such as preprocessing of raw data, that has a small circuit scale and high program processing efficiency, wherein an instruction block includes a 2-bit opcode. The processor assigns a branch flag or an immediate instruction determination bit to the opcode to enable movement to a branch destination or a calculation using an immediate bit attached to the instruction block.
(FR)
L'invention concerne un processeur destiné à être utilisé à des fins limitées, telles qu'un prétraitement de données brutes, qui a une petite échelle de circuit et une efficacité de traitement de programme élevée, un bloc d'instruction comprenant un code opération à 2 bits. Le processeur attribue un indicateur de branchement ou un bit de détermination d'instruction immédiate au code opération destiné à permettre un mouvement vers une destination de branchement ou un calcul à l'aide d'un bit immédiat fixé au bloc d'instruction.
(JA)
生データの前処理等の限定された用途に用いられ、回路規模が小さく、プログラム処理の効率の高いプロセッサであり、命令ブロックが2ビットのオペコードを有し、該オペコードに対応して分岐フラグまたは即値命令判別用ビットを割り当てて、分岐先に移動すること、または前記命令ブロックに付随した即値ビットを用いて演算することを可能とするプロセッサ。
Dernières données bibliographiques dont dispose le Bureau international