Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2021038332 - CIRCUITS DE RÉSEAU NEURONAL FOURNISSANT UNE INTÉGRATION PRÉCOCE AVANT CONVERSION ANALOGIQUE-NUMÉRIQUE

Numéro de publication WO/2021/038332
Date de publication 04.03.2021
N° de la demande internationale PCT/IB2020/056739
Date du dépôt international 17.07.2020
CIB
G06N 3/063 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
NSYSTÈMES DE CALCULATEURS BASÉS SUR DES MODÈLES DE CALCUL SPÉCIFIQUES
3Systèmes de calculateurs basés sur des modèles biologiques
02utilisant des modèles de réseaux neuronaux
06Réalisation physique, c. à d. mise en oeuvre matérielle de réseaux neuronaux, de neurones ou de parties de neurones
063utilisant des moyens électroniques
CPC
G06F 17/16
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
17Digital computing or data processing equipment or methods, specially adapted for specific functions
10Complex mathematical operations
16Matrix or vector computation ; , e.g. matrix-matrix or matrix-vector multiplication, matrix factorization
G06F 9/30036
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
9Arrangements for program control, e.g. control units
06using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
30Arrangements for executing machine instructions, e.g. instruction decode
30003Arrangements for executing specific machine instructions
30007to perform operations on data operands
30036Instructions to perform operations on packed data, e.g. vector operations
G06N 3/0635
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
NCOMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS
3Computer systems based on biological models
02using neural network models
06Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
063using electronic means
0635using analogue means
G06N 3/08
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
NCOMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS
3Computer systems based on biological models
02using neural network models
08Learning methods
G11C 2213/71
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
2213Indexing scheme relating to G11C13/00 for features not covered by this group
70Resistive array aspects
71Three dimensional array
G11C 2213/77
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
2213Indexing scheme relating to G11C13/00 for features not covered by this group
70Resistive array aspects
77Array wherein the memory element being directly connected to the bit lines and word lines without any access device being used
Déposants
  • INTERNATIONAL BUSINESS MACHINES CORPORATION [US]/[US]
  • IBM UNITED KINGDOM LIMITED [GB]/[GB] (MG)
  • IBM (CHINA) INVESTMENT COMPANY LIMITED [CN]/[CN] (MG)
Inventeurs
  • BURR, Geoffrey
Mandataires
  • WILLIAMS, Julian
Données relatives à la priorité
16/550,51426.08.2019US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) NEURAL NETWORK CIRCUITS PROVIDING EARLY INTEGRATION BEFORE ANALOG-TO-DIGITAL CONVERSION
(FR) CIRCUITS DE RÉSEAU NEURONAL FOURNISSANT UNE INTÉGRATION PRÉCOCE AVANT CONVERSION ANALOGIQUE-NUMÉRIQUE
Abrégé
(EN)
Neural network circuits providing early integration before ADC are described. Comparators are adapted to compare a plurality of output analog voltages from a first synaptic array to a predetermined threshold to generate a vector of bits indicating whether the plurality of analog voltages exceed the predetermined threshold, and transmit the vector of bits via a network. At least one ADC is configured to convert the plurality of analog voltages to a vector of digital values, and transmit the vector of digital values via the network. At least one modulator is configured to receive the vector of bits from the network, provide pulses to each of a plurality of input wires of a second synaptic array based on the vector of bits, receive the vector of digital values from the network, and provide pulses to each of the plurality of input wires based on the vector of digital values.
(FR)
L'Invention concerne des circuits de réseau neuronal fournissant une intégration précoce avant conversion analogique-numérique (CAN). Des comparateurs sont configurés pour comparer une pluralité de tensions analogiques de sortie d'un premier réseau synaptique à un seuil prédéterminé afin de générer un vecteur de bits indiquant si la pluralité de tensions analogiques dépasse le seuil prédéterminé, et transmettre le vecteur de bits par l'intermédiaire d'un réseau. Au moins un CAN est configuré pour convertir la pluralité de tensions analogiques en un vecteur de valeurs numériques, et transmettre le vecteur de valeurs numériques par l'intermédiaire du réseau. Au moins un modulateur est configuré pour recevoir le vecteur de bits provenant du réseau, fournir des impulsions à chaque fil d'entrée parmi la pluralité de fils d'entrée d'un second réseau synaptique sur la base du vecteur de bits, recevoir le vecteur de valeurs numériques du réseau, et fournir des impulsions à chaque fil d'entrée parmi la pluralité de fils d'entrée sur la base du vecteur de valeurs numériques.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international