Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2020156175 - PROCÉDÉ DE VÉRIFICATION ET DE DÉCODAGE DE TRAIN DE BITS, ET DISPOSITIF ASSOCIÉ

Numéro de publication WO/2020/156175
Date de publication 06.08.2020
N° de la demande internationale PCT/CN2020/072222
Date du dépôt international 15.01.2020
CIB
H04N 19/423 2014.1
HÉLECTRICITÉ
04TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
NTRANSMISSION D'IMAGES, p.ex. TÉLÉVISION
19Procédés ou dispositions pour le codage, le décodage, la compression ou la décompression de signaux vidéo numériques
42caractérisés par les détails de mise en œuvre ou le matériel spécialement adapté à la compression ou à la décompression vidéo, p.ex. la mise en œuvre de logiciels spécialisés
423caractérisés par les dispositions des mémoires
H04N 19/44 2014.1
HÉLECTRICITÉ
04TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
NTRANSMISSION D'IMAGES, p.ex. TÉLÉVISION
19Procédés ou dispositions pour le codage, le décodage, la compression ou la décompression de signaux vidéo numériques
44Décodeurs spécialement adaptés à cet effet, p.ex. décodeurs vidéo asymétriques par rapport à l’encodeur
CPC
H04N 19/423
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
NPICTORIAL COMMUNICATION, e.g. TELEVISION
19Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
42characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
423characterised by memory arrangements
H04N 19/44
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
NPICTORIAL COMMUNICATION, e.g. TELEVISION
19Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
44Decoders specially adapted therefor, e.g. video decoders which are asymmetric with respect to the encoder
Déposants
  • 浙江大学 ZHEJIANG UNIVERSITY [CN]/[CN]
Inventeurs
  • 于化龙 YU, Hualong
  • 虞露 YU, Lu
  • 高小丁 GAO, Xiaoding
  • 袁锜超 YUAN, Qichao
Mandataires
  • 杭州宇信知识产权代理事务所(普通合伙) HANGZHOU YUXIN INTELLECTUAL PROPERTY OFFICE
Données relatives à la priorité
201910107763.901.02.2019CN
201910375478.507.05.2019CN
Langue de publication chinois (ZH)
Langue de dépôt chinois (ZH)
États désignés
Titre
(EN) BITSTREAM CHECKING AND DECODING METHOD, AND DEVICE THEREOF
(FR) PROCÉDÉ DE VÉRIFICATION ET DE DÉCODAGE DE TRAIN DE BITS, ET DISPOSITIF ASSOCIÉ
(ZH) 位流检验方法、解码方法及其装置
Abrégé
(EN)
Disclosed in the present invention is a bitstream checking method, comprising: performing, at a coding end, different operations on coding image data of a splicing bitstream comprising a knowledge bitstream and a primary bitstream in an assumed bitstream cache, so as to stimulate the filling degree of the data in the bitstream cache to check whether an overflow of the assumed bitstream cache or an underflow of the assumed bitstream cache occurs in the filling degree of the data in the assumed bitstream cache, thereby checking the qualification of the bitstream. The purpose thereof is to determine whether the bitstream generated by a decoder is qualified. A corresponding bitstream operation mechanism is used at the decoding end; appropriate decoding is performed on a knowledge image interspersed in the splicing bitstream; however, an effect that no overflow or underflow of the bitstream cache with limited capability occurs is ensured, and the decoder can decode and display images in a mainstream according to an accurate time sequence. According to the decoding method of the present invention, decoding of the knowledge image and the mainstream image can be serially implemented by using the cache having the limited capability. On one hand, stutters of mainstream image playback are avoided, and excessive occupation of the decoded image cache is prevented.
(FR)
L'invention concerne un procédé de vérification de train de bits, consistant : à effectuer, au niveau d'une extrémité de codage, différentes opérations sur des données d'image de codage d'un train de bits d'épissage comprenant un train de bits de connaissances et un train de bits primaire dans un cache de train de bits supposé, de sorte à stimuler le degré de remplissage des données dans le cache de train de bits pour vérifier si un dépassement du cache de train de bits supposé ou un soupassement de capacité du cache de trains de bits supposé se produit dans le degré de remplissage des données dans le cache de train de bits supposé, ce qui vérifie la qualification du train de bits. La présente invention a pour objet de déterminer si le train de bits généré par un décodeur est qualifié. Un mécanisme d'opération de train de bits correspondant est utilisé au niveau de l'extrémité de décodage; un décodage approprié est effectué sur une image de connaissances intercalée dans le train de bits d'épissage; cependant, un effet selon lequel ne se produit ni surpassement ni soupassement du cache de train de bits à capacité limitée est garanti, et le décodeur peut décoder et afficher des images dans un flux principal en fonction d'une séquence temporelle précise. Dans le procédé de décodage selon l'invention, le décodage de l'image de connaissances et de l'image de flux principal peut être mis en oeuvre en série au moyen du cache à capacité limitée. D'une part, des saccades de lecture d'image de flux principal sont évitées, et une occupation excessive du cache d'images décodées est empêchée.
(ZH)
本发明公开了一种检验位流的方法,在编码端通过在假设位流缓存中对包含知识码流和主码流的拼接位流中的编码图像数据进行不同的操作,来模拟位流缓存中数据的填充程度,以检验假设位流缓存中的数据充满度是否发生了假设位流缓存的上溢或假设位流缓存的下溢,从而检验位流的合格性。其目的是为了判断编码器生产的位流是否合格。在解码端采用相应的位流操作的机制,对拼接位流中穿插的知识图像进行适时的解码,但同时要保证在有限容量的位流缓存中既不上溢且不下溢的效果,并且解码器能够按正确的时序解码并显示主流中的图像。本发明的解码方法使用有限容量的缓存即可串行地实现知识图像和主流图像的解码,一方面避免主流图像播放的卡顿,同时还避免了占用过多的解码图像缓存大小。
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international