Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2020113674 - CIRCUIT D'ATTAQUE DE PIXEL ET DISPOSITIF D'AFFICHAGE

Note: Texte fondé sur des processus automatiques de reconnaissance optique de caractères. Seule la version PDF a une valeur juridique

[ ZH ]

权利要求书

[权利要求 1] 一种像素驱动电路,包括载入模块、与所述载入模块电性连接的补偿 模块和与所述补偿模块电性连接的发光模块;

所述载入模块用于接收复位信号及发光信号,并在复位信号的控制下 向补偿模块输入初始化信号,在发光信号的控制下向补偿模块输入数 据信号;

所述补偿模块用于接收扫描信号,并在扫描信号的控制下接收电源高 电压进行阈值电压的补偿;

所述发光模块用于接收发光信号,并在发光信号的控制下接收电源高 电压并发光,且发光亮度能够通过改变电源高电压的大小进行调节。

[权利要求 2] 如权利要求 1所述的像素驱动电路,其中,所述补偿模块包括第一薄 膜晶体管、第二薄膜晶体管及存储电容;

所述第一薄膜晶体管的栅极接收扫描信号,源极电性连接第一节点, 漏极电性连接第二节点;

所述第二薄膜晶体管的栅极电性连接第一节点,漏极接收电源高电压 ,源极电性连接第二节点;

所述存储电容的第一端电性连接第一节点,第二端电性连接第三节点

所述载入模块电性连接所述第一节点及第三节点,所述发光模块电性 连接所述第二节点和第三节点。

[权利要求 3] 如权利要求 2所述的像素驱动电路,其中,所述发光模块包括:第三 薄膜晶体管、第四薄膜晶体管及有机发光二极管; 所述第三薄膜晶体管的栅极接收发光信号,源极接收电源高电压,漏 极电性连接第三节点;

所述第四薄膜晶体管的栅极接收发光信号,源极电性连接第二节点, 漏极电性连接有机发光二极管的阳极;

所述有机发光二极管的阴极接收电源低电压。

[权利要求 4] 如权利要求 3所述的像素驱动电路,其中,所述载入模块包括:第五 薄膜晶体管及第六薄膜晶体管;

所述第五薄膜晶体管的栅极接收发光信号,源极接收数据信号,漏极 电性连接第三节点;

所述第六薄膜晶体管的栅极接收复位信号,源极接收初始化信号,漏 极电性连接第一节点。

[权利要求 5]如权利要求 4所述的像素驱动电路,其中,所述第一薄膜晶体管、第 二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管及第六薄膜晶体管 均为 P型薄膜晶体管,所述第五薄膜晶体管为 N型薄膜晶体管。

[权利要求 6]如权利要求 5所述的像素驱动电路,其中,所述像素驱动电路的工作 过程依次包括载入阶段、补偿阶段及发光阶段; 在所述载入阶段,所述复位信号为低电位,扫描信号和发光信号为高 电位;

在所述补偿阶段,所述扫描信号为低电位,所述复位信号和发光信号 为高电位;

在所述发光阶段,所述发光信号为低电位,所述扫描信号和复位信号 为高电位。

[权利要求 7]如权利要求 6所述的像素驱动电路,其中,在载入阶段,所述第一节 点的电压为 Vint,所述第三节点的电压为 Vdata,其中 Vint为初始化信 号的电压, Vdata为数据信号的电压。

[权利要求 8]如权利要求 6所述的像素驱动电路,其中,在补偿阶段,所述第一节 点的电压为

補 -峰|

,所述第二节点的电压为 Vdd,所述第三节点的电压为 Vdata,其中 V th为第二薄膜晶体管的阈值电压, Vdd为电源高电压, Vdata为数据信 号的电压。

[权利要求 9]如权利要求 6所述的像素驱动电路,其中,在发光阶段,所述第一节 点的电压为

補-[刺- 施刪 4

,所述第二节点的电压为 Vdd,所述第三节点的电压为 Vdd,其中 Vth 为第二薄膜晶体管的阈值电压, Vdd为电源高电压, Vdata为数据信 号的电压。

[权利要求 10] 一种显示装置,包括像素驱动电路,所述像素驱动电路包括载入模块 、与所述载入模块电性连接的补偿模块和与所述补偿模块电性连接的 发光模块;

所述载入模块用于接收复位信号及发光信号,并在复位信号的控制下 向补偿模块输入初始化信号,在发光信号的控制下向补偿模块输入数 据信号;

所述补偿模块用于接收扫描信号,并在扫描信号的控制下接收电源高 电压进行阈值电压的补偿;

所述发光模块用于接收发光信号,并在发光信号的控制下接收电源高 电压并发光,且发光亮度能够通过改变电源高电压的大小进行调节。

[权利要求 11] 如权利要求 10所述的显示装置,其中,所述补偿模块包括第一薄膜晶 体管、第二薄膜晶体管及存储电容;

所述第一薄膜晶体管的栅极接收扫描信号,源极电性连接第一节点, 漏极电性连接第二节点;

所述第二薄膜晶体管的栅极电性连接第一节点,漏极接收电源高电压 ,源极电性连接第二节点;

所述存储电容的第一端电性连接第一节点,第二端电性连接第三节点

所述载入模块电性连接所述第一节点及第三节点,所述发光模块电性 连接所述第二节点和第三节点。

[权利要求 12] 如权利要求 11所述的显示装置,其中,所述发光模块包括:第三薄膜 晶体管、第四薄膜晶体管及有机发光二极管;

所述第三薄膜晶体管的栅极接收发光信号,源极接收电源高电压,漏 极电性连接第三节点;

所述第四薄膜晶体管的栅极接收发光信号,源极电性连接第二节点,

漏极电性连接有机发光二极管的阳极;

所述有机发光二极管的阴极接收电源低电压。

[权利要求 13] 如权利要求 12所述的显示装置,其中,所述载入模块包括:第五薄膜 晶体管及第六薄膜晶体管;

所述第五薄膜晶体管的栅极接收发光信号,源极接收数据信号,漏极 电性连接第三节点;

所述第六薄膜晶体管的栅极接收复位信号,源极接收初始化信号,漏 极电性连接第一节点。

[权利要求 14] 如权利要求 13所述的显示装置,其中,所述第一薄膜晶体管、第二薄 膜晶体管、第三薄膜晶体管、第四薄膜晶体管及第六薄膜晶体管均为 P型薄膜晶体管,所述第五薄膜晶体管为 N型薄膜晶体管。

[权利要求 15] 如权利要求 14所述的显示装置,其中,所述像素驱动电路的工作过程 依次包括载入阶段、补偿阶段及发光阶段;

在所述载入阶段,所述复位信号为低电位,扫描信号和发光信号为高 电位;

在所述补偿阶段,所述扫描信号为低电位,所述复位信号和发光信号 为高电位;

在所述发光阶段,所述发光信号为低电位,所述扫描信号和复位信号 为高电位。

[权利要求 16] 如权利要求 15所述的显示装置,其中,在载入阶段,所述第一节点的 电压为 Vint,所述第三节点的电压为 Vdata,其中 Vint为初始化信号的 电压, Vdata为数据信号的电压。

[权利要求 17] 如权利要求 15所述的显示装置,其中,在补偿阶段,所述第一节点的 电压为

V4d-[¥tli|

,所述第二节点的电压为 Vdd,所述第三节点的电压为 Vdata,其中 V th为第二薄膜晶体管的阈值电压, Vdd为电源高电压, Vdata为数据信 号的电压。

[权利要求 18] 如权利要求 15所述的显示装置,其中,在发光阶段,所述第一节点的 电压为

嘯~|侧 -V 魅刪 d

,所述第二节点的电压为 Vdd,所述第三节点的电压为 Vdd,其中 Vth 为第二薄膜晶体管的阈值电压, Vdd为电源高电压, Vdata为数据信 号的电压。