Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2020001635 - CIRCUIT D'ATTAQUE ET PROCÉDÉ D'ATTAQUE ASSOCIÉ, ET APPAREIL D'AFFICHAGE

Document

说明书

发明名称 0001   0002   0003   0004   0005   0006   0007   0008   0009   0010   0011   0012   0013   0014   0015   0016   0017   0018   0019   0020   0021   0022   0023   0024   0025   0026   0027   0028   0029   0030   0031   0032   0033   0034   0035   0036   0037   0038   0039   0040   0041   0042   0043   0044   0045   0046   0047   0048   0049   0050   0051   0052   0053   0054   0055   0056   0057   0058   0059   0060   0061   0062   0063   0064   0065   0066   0067   0068   0069   0070   0071   0072   0073   0074   0075   0076   0077   0078   0079   0080   0081   0082   0083   0084   0085   0086   0087   0088   0089   0090   0091   0092   0093   0094   0095   0096   0097   0098   0099   0100   0101   0102   0103   0104   0105   0106   0107   0108   0109   0110   0111   0112   0113   0114   0115   0116   0117   0118   0119   0120   0121   0122   0123   0124   0125   0126   0127   0128   0129   0130   0131   0132   0133   0134   0135   0136   0137   0138   0139   0140   0141   0142   0143   0144   0145   0146   0147   0148   0149   0150   0151   0152   0153   0154   0155   0156   0157   0158   0159   0160   0161   0162   0163   0164   0165   0166   0167   0168   0169   0170   0171   0172   0173   0174   0175   0176   0177   0178   0179   0180   0181   0182   0183   0184   0185   0186   0187   0188   0189   0190   0191   0192   0193   0194   0195   0196   0197   0198   0199   0200   0201   0202   0203   0204   0205   0206   0207   0208   0209   0210   0211   0212   0213   0214   0215   0216   0217  

权利要求书

1   2   3   4   5   6   7   8   9   10   11   12   13   14   15   16   17   18   19   20   21  

附图

1   2   3   4   5   6   7   8   9   10   11   12   13   14  

说明书

发明名称 : 驱动电路及其驱动方法、显示装置

[0001]
相关申请的交叉引用
[0002]
本申请要求于2018年6月29日提交的中国专利申请No.201810696655.5的优先权,该中国专利申请所公开的内容以引用的方式全文并入本文中。

技术领域

[0003]
本公开涉及显示技术领域,尤其涉及驱动电路及其驱动方法、显示装置。

背景技术

[0004]
相对于OLED(Organic Light Emitting Diode,有机发光二极管)显示装置而言,微型发光二极管显示装置(例如,Micro LED显示装置或μLED显示装置)具有驱动电压低、寿命长、耐宽温等优势,并逐渐应用至移动终端领域。
[0005]
发明内容
[0006]
一方面,本公开提供一种驱动电路,包括驱动器件,用于驱动待驱动元件工作;
[0007]
所述驱动器件和所述待驱动元件串联于第一工作电压端和第二工作电压端之间;所述驱动器件用于向所述待驱动元件提供驱动信号,并控制所述第一工作电压端和所述第二工作电压端之间信号通路的导通时长;
[0008]
所述驱动器件包括驱动子电路、写入子电路以及灰阶控制子电路;
[0009]
所述写入子电路连接第一扫描信号端、第一数据信号端以及所 述驱动子电路;所述写入子电路用于在所述第一扫描信号端的控制下,将所述第一数据信号端提供的第一数据电压写入至所述驱动子电路;
[0010]
所述灰阶控制子电路连接驱动控制信号端、第二扫描信号端、第二数据信号端、所述驱动子电路;
[0011]
所述灰阶控制子电路用于在所述驱动控制信号端的控制下,将所述第一工作电压端提供的第一工作电压传输至所述驱动子电路;
[0012]
所述驱动子电路用于根据所述第一数据电压和所述第一工作电压,生成所述驱动信号;
[0013]
所述灰阶控制子电路还用于在所述驱动控制信号端、所述第二扫描信号端以及所述第二数据信号端的控制下,控制所述电流通路的导通时长。
[0014]
根据本公开的实施例,所述灰阶控制子电路包括第一控制子电路和第二控制子电路;
[0015]
所述第一控制子电路连接所述驱动控制信号端、所述驱动子电路以及所述第二控制子电路;所述第一控制子电路用于在所述驱动控制信号端的控制下,将所述第一工作电压端提供的第一工作电压传输至所述驱动子电路;
[0016]
所述第一控制子电路还用于在所述驱动控制信号端的控制下,将所述驱动子电路产生的驱动电流传输至所述第二控制子电路,并控制所述电流通路的导通时长;
[0017]
所述第二控制子电路还连接所述第二扫描信号端、所述第二数据信号端;所述第二控制子电路用于在所述第二扫描信号端和所述第二数据信号端的控制下,控制所述电流通路的导通时长。
[0018]
根据本公开的实施例,所述驱动电路还包括补偿子电路;
[0019]
所述补偿子电路连接所述第一扫描信号端以及所述驱动子电路;所述补偿子电路用于在所述第一扫描信号端的控制下,对所述驱动子电路的阈值电压进行补偿。
[0020]
根据本公开的实施例,所述驱动电路还包括复位子电路;
[0021]
所述复位子电路连接复位电压端、复位控制信号端以及所述驱 动子电路;所述复位子电路用于在所述复位控制信号端的控制下,将所述复位电压端提供的复位电压传输至所述驱动子电路。
[0022]
根据本公开的实施例,所述第一控制子电路包括第一晶体管和第二晶体管;
[0023]
所述待驱动元件的阳极连接所述第二控制子电路,所述待驱动元件的阴极连接所述第二工作电压端;所述第一晶体管的栅极连接所述驱动控制信号端,第一极连接所述第一工作电压端,第二极连接所述驱动子电路;
[0024]
所述第二晶体管的栅极连接所述驱动控制信号端,第一极连接所述驱动子电路,第二极连接所述第二控制子电路。
[0025]
根据本公开的实施例,所述第一控制子电路包括第一晶体管和第二晶体管;
[0026]
所述待驱动元件的阳极连接所述第一工作电压端;所述第一晶体管的栅极连接所述驱动控制信号端,第一极连接所述待驱动元件的阴极,第二极连接所述驱动子电路;
[0027]
所述第二晶体管的栅极连接所述驱动控制信号端,第一极连接所述驱动子电路,第二极连接所述第二控制子电路。
[0028]
根据本公开的实施例,所述第二控制子电路还连接第一电压端;所述第二控制子电路包括第三晶体管、第四晶体管以及第一电容;
[0029]
所述第三晶体管的栅极连接所述第二扫描信号端,第一极连接所述第二数据信号端,第二极连接所述第四晶体管的栅极;
[0030]
所述第一电容的一端与所述第三晶体管的第二极相连接,所述第一电容的另一端连接所述第一电压端;
[0031]
所述待驱动元件的阴极连接所述第二工作电压端;所述第四晶体管的第一极连接所述第一控制子电路,第二极与所述待驱动元件的阳极相连接。
[0032]
根据本公开的实施例,所述第二控制子电路还连接第一电压端;所述第二控制子电路包括第三晶体管、第四晶体管以及第一电容;
[0033]
所述第三晶体管的栅极连接所述第二扫描信号端,第一极连接所述第二数据信号端,第二极连接所述第四晶体管的栅极;
[0034]
所述第一电容的一端与所述第三晶体管的第二极相连接,所述第一电容的另一端连接所述第一电压端;
[0035]
所述待驱动元件的阳极连接所述第一工作电压端,所述待驱动元件的阴极连接所述第一控制子电路;所述第四晶体管的第一极连接所述第一控制子电路,第二极与所述第二工作电压端相连接。
[0036]
根据本公开的实施例,所述驱动子电路还连接第二电压端,所述驱动子电路包括驱动晶体管;
[0037]
所述驱动晶体管的栅极连接所述第二电压端,第一极连接所述写入子电路,第二极连接所述灰阶控制子电路。
[0038]
根据本公开的实施例,所述驱动子电路还连接第二电压端,所述驱动子电路包括驱动晶体管和第二电容;
[0039]
所述驱动晶体管的栅极连接所述第二电容的一端,第一极连接所述写入子电路,第二极连接所述灰阶控制子电路;
[0040]
所述第二电容的另一端连接所述第二电压端。
[0041]
根据本公开的实施例,所述写入子电路包括第五晶体管;
[0042]
所述第五晶体管的栅极连接所述第一扫描信号端,第一极连接所述第一数据信号端,第二极与所述驱动子电路相连接。
[0043]
根据本公开的实施例,所述补偿子电路包括第六晶体管;
[0044]
所述第六晶体管的栅极连接所述第一扫描信号端,第一极和第二极均连接所述驱动子电路。
[0045]
根据本公开的实施例,所述复位子电路包括第七晶体管;
[0046]
所述第七晶体管的栅极连接所述复位控制信号端,第一极连接所述复位电压端,第二极与所述驱动子电路相连接。
[0047]
根据本公开的实施例,所述待驱动元件为微型发光二极管。
[0048]
另一方面,本公开提供一种驱动电路,用于驱动待驱动元件工作,所述驱动电路包括第一晶体管至第七晶体管、第一电容、第二电容、驱动晶体管、复位控制信号端、驱动控制信号端、第一数据信号端、第二数据信号端、第一扫描信号端、第二扫描信号端、第一工作电压端、第一电压端和第二电压端,其中,
[0049]
所述驱动控制信号端连接至所述第一晶体管的栅极和所述第二 晶体管的栅极,
[0050]
所述第一数据信号端连接至所述第五晶体管的第一极,
[0051]
所述第二数据信号端连接至所述第三晶体管的第一极,
[0052]
所述第一扫描信号端连接至第五晶体管的栅极和第六晶体管的栅极,
[0053]
所述第二扫描信号端连接至所述第三晶体管的栅极,
[0054]
所述第一工作电压端连接至所述第一晶体管的第一极,
[0055]
所述第一电压端连接至所述第一电容的一端,
[0056]
所述第二电压端连接至所述第二电容的一端,
[0057]
所述复位控制信号端连接至所述第七晶体管的栅极,
[0058]
所述复位电压端连接至所述第七晶体管的第一极,
[0059]
所述第一晶体管的第二极、所述第五晶体管的第二极连接至所述驱动晶体管的第一极,
[0060]
所述第二电容的另一端、所述第六晶体管的第二极、所述第七晶体管的第二极连接至所述驱动晶体管的栅极,
[0061]
所述第二晶体管的第一极、所述第六晶体管的第一极连接至所述驱动晶体管的第二极,
[0062]
所述第二晶体管的第二极连接至所述第四晶体管的第一极,
[0063]
所述第一电容的另一端、所述第三晶体管的第二极连接至所述第四晶体管的栅极,
[0064]
所述第四晶体管的第二极连接至待驱动元件。
[0065]
另一方面,本公开提供一种驱动电路,用于驱动待驱动元件工作,所述驱动电路包括第一晶体管至第七晶体管、第一电容、第二电容、驱动晶体管、复位控制信号端、驱动控制信号端、第一数据信号端、第二数据信号端、第一扫描信号端、第二扫描信号端、电源电压端、第一电压端和第二电压端,其中,
[0066]
所述驱动控制信号端连接至所述第一晶体管的栅极和所述第二晶体管的栅极,
[0067]
所述第一数据信号端连接至所述第五晶体管的第一极,
[0068]
所述第二数据信号端连接至所述第三晶体管的第一极,
[0069]
所述第一扫描信号端连接至第五晶体管的栅极和第六晶体管的栅极,
[0070]
所述第二扫描信号端连接至所述第三晶体管的栅极,
[0071]
所述电源电压端连接至所述第四晶体管的第二极,
[0072]
所述第一电压端连接至所述第一电容的一端,
[0073]
所述第二电压端连接至所述第二电容的一端,
[0074]
所述复位控制信号端连接至所述第七晶体管的栅极,
[0075]
所述复位电压端连接至所述第七晶体管的第一极,
[0076]
所述第一晶体管的第二极、所述第五晶体管的第二极连接至所述驱动晶体管的第一极,
[0077]
所述第二电容的另一端、所述第六晶体管的第二极、所述第七晶体管的第二极连接至所述驱动晶体管的栅极,
[0078]
所述第二晶体管的第一极、所述第六晶体管的第一极连接至所述驱动晶体管的第二极,
[0079]
所述第二晶体管的第二极连接至所述第四晶体管的第一极,
[0080]
所述第一电容的另一端、所述第三晶体管的第二极连接至所述第四晶体管的栅极,
[0081]
所述第一晶体管的第一极连接至所述待驱动元件。
[0082]
另一方面,本公开提供一种显示装置,包括基板,所述显示基板的显示区域具有多个亚像素,至少一个亚像素内设置有根据本公开实施例所述的驱动电路和待驱动元件,所述驱动电路用于向所述待驱动元件提供驱动信号。
[0083]
另一方面,本公开提供一种用于对根据本公开实施例的驱动电路的驱动方法,其中,在一图像帧内,驱动电路具有多个扫描周期;所述灰阶控制子电路包括第一控制子电路和第二控制子电路;在一个所述扫描周期内,所述驱动电路驱动的方法包括:
[0084]
向第一扫描信号端提供第一扫描信号,向第一数据信号端提供第一数据电压,所述第一数据电压通过写入子电路写入至驱动子电路;
[0085]
向第二扫描信号端提供第二扫描信号,向第二数据信号端提供 第二数据电压,以使得第二控制子电路在所述第二扫描信号和所述第二数据电压的控制下开启或关闭;
[0086]
向驱动控制信号端提供驱动控制信号,向所述第一工作电压端提供第一工作电压,所述第一工作电压通过第一控制子电路传输至驱动子电路,以使得待驱动元件在所述驱动控制信号、所述第一扫描信号、所述第二扫描信号以及所述第二数据电压的控制下基于所述第一数据电压和所述第一工作电压工作。
[0087]
根据本公开的实施例,所述方法还包括:
[0088]
在一个所述扫描周期内,所述第二扫描信号端输出有效信号的时间晚于所述第一扫描信号端输出有效信号的时间。
[0089]
根据本公开的实施例,所述驱动电路还包括复位子电路,所述向第一扫描信号端提供第一扫描信号,向第一数据信号端提供第一数据电压,所述第一数据电压通过写入子电路写入至驱动子电路之前,所述驱动电路驱动的方法还包括:
[0090]
向复位控制信号端提供复位控制信号,向复位电压端提供复位电压,所述复位电压通过所述复位子电路传输至所述驱动子电路。
[0091]
根据本公开的实施例,所述驱动子电路包括驱动晶体管和第二电容;所述驱动晶体管的栅极连接所述第二电容的一端,所述第二电容的另一端连接第二电压端,所述第二电压端与所述第一工作电压端输入的电压相同。

附图说明

[0092]
为了更清楚地说明本公开实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0093]
图1为本公开的一些实施例提供的一种驱动电路的结构示意图;
[0094]
图2为本公开的一些实施例提供的另一种驱动电路的结构示意图;
[0095]
图3为图1所示的驱动电路的一种具体结构示意图;
[0096]
图4为图2所示的驱动电路的一种具体结构示意图;
[0097]
图5为图3所示的驱动电路中各个子电路的具体结构示意图;
[0098]
图6为图4所示的驱动电路中各个子电路的具体结构示意图;
[0099]
图7为本公开的一些实施例提供的另一种驱动电路的结构示意图;
[0100]
图8为本公开的一些实施例提供的另一种驱动电路的结构示意图;
[0101]
图9为本公开的一些实施例提供的一种时序信号图;
[0102]
图10为本公开的一些实施例提供的一种显示面板的结构示意图;
[0103]
图11为本公开的一些实施例提供的一种驱动电路的驱动方法流程图;
[0104]
图12为本公开的一些实施例提供的另一种时序信号图;
[0105]
图13为另一实施例的驱动电路中各个子电路的具体结构示意图。
[0106]
图14为另一实施例的驱动电路中各个子电路的具体结构示意图。

具体实施方式

[0107]
下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。
[0108]
本申请的一些实施例提供一种驱动电路01,如图1或图2所示,所述驱动电路01包括驱动器件100和待驱动元件L。
[0109]
驱动器件100和待驱动元件L串联于第一工作电压端VL1和第二工作电压端VL2之间。
[0110]
例如,如图1所示,驱动器件100连接在第一工作电压端VL1 和待驱动元件L的阳极之间,该待驱动元件L的阴极连接第二工作电压端VL2。
[0111]
可替代地,又例如,如图2所示,驱动器件100连接在第二工作电压端VL2和待驱动元件L的阴极之间,该待驱动元件L的阳极连接第一工作电压端VL1。
[0112]
待驱动元件L可以为发光器件,例如微型发光二极管,例如μLED或者Micro LED。μLED或者Micro LED的尺寸级别为微米(μm)级别。本公开的实施例是以待驱动元件L为发光器件、驱动电路01为驱动电路作为示例进行描述。可以理解,待驱动元件L可以为其他流控型电子元器件。
[0113]
本公开的实施例中,驱动器件100用于提供驱动电流I,并控制第一工作电压端VL1和第二工作电压端VL2之间电流通路的导通时长。
[0114]
在电流通路导通时,第一工作电压端VL1输出的第一工作电压VDD与第二工作电压端VL2输出的第二工作电压VSS可以向电流通路提供电势差,使得驱动电流I能够沿电流通路传输至发光器件L。
[0115]
需要说明的是,第一工作电压VDD可以为恒定的高电平,第二工作电压VSS可以为恒定的低电平。
[0116]
发光器件L用于在电流通路中接收驱动电流I,并发光。
[0117]
如图3或图4所示,驱动器件100包括驱动子电路10、写入子电路20以及灰阶控制子电路30。
[0118]
写入子电路20连接第一扫描信号端G_A、第一数据信号端D_A以及驱动子电路10。该写入子电路20用于在第一扫描信号端G_A的控制下,将第一数据信号端D_A提供的第一数据电压Vdata_A写入至驱动子电路10。
[0119]
灰阶控制子电路30连接发光控制信号端EM(作为驱动控制信号端)、第二扫描信号端G_B、第二数据信号端D_B、驱动子电路10。
[0120]
当驱动电路01采用如图1所示的结构时,如图3所示,该驱动电路01中的灰阶控制子电路30可以与第一工作电压端VL1直接连接,并且通过发光器件L与第二工作电压端VL2连接。可替代地,当 驱动电路01采用如图2所示的结构时,如图4所示,该驱动电路01中的灰阶控制子电路30可以通过发光器件L与第一工作电压端VL1相连接,并且直接与第二工作电压端VL2连接。在如图3所示的驱动电路01的情况下,灰阶控制子电路30用于在发光控制信号端EM的控制下,将第一工作电压端VL1提供的第一工作电压VDD传输至驱动子电路10。
[0121]
驱动子电路10用于根据第一数据电压Vdata_A和第一工作电压VDD,生成驱动电流I。
[0122]
灰阶控制子电路30还用于在发光控制信号端EM、第二扫描信号端G_B以及第二数据信号端D_B的控制下,控制电流通路的导通时长。
[0123]
综上所述,写入子电路20能够将与显示灰阶有关的第一数据电压Vdata_A输出至驱动子电路10,以使得驱动子电路10能够产生用于驱动发光器件L发光的驱动电流I。此外,灰阶控制子电路30可以控制驱动电流I在流入发光器件L的过程中,所形成的电流通路的导通时长,从而控制发光器件L的发光时长。由于驱动电流I的大小和发光时长影响发光器件的L的有效亮度,这样一来,在一个扫描周期内,通过第一数据电压Vdata_A的大小以及灰阶控制子电路30可以控制发光器件L有效发光亮度,达到调节显示灰阶的目的。根据本公开的实施例,由于每个驱动电路01中均设置有灰阶控制子电路30,并且对于同一行的亚像素对应的各个驱动电路而言,所包括的各个灰阶控制子电路30连接至不同的数据信号线(即,受到彼此独立的第二数据电压Vdata_B的控制),因此,本申请实施例提供的驱动电路01可以直接对该驱动电路01中的发光器件L(例如μLED)的亮度单独进行控制。此外。本申请实施例提供的驱动电路01可以通过构图工艺制作于显示装置的显示面板中的玻璃衬底或透明树脂衬底上。在发光器件为μLED时,能够提供一种成本较低、制作工艺简单,可量产的μLED显示装置的实现方式。
[0124]
以下对驱动电路01中各个子电路的结构进行详细的说明。
[0125]
以图3所示的结构为例,灰阶控制子电路30,如图5所示,可以包括第一控制子电路301和第二控制子电路302。
[0126]
参照图5,第一控制子电路301连接发光控制信号端EM、驱动子电路10以及第二控制子电路302。该第一控制子电路301用于在发光控制信号端EM的控制下,将第一工作电压端VL1提供的第一工作电压VDD传输至驱动子电路10。
[0127]
第一控制子电路301还用于在发光控制信号端EM的控制下,将驱动子电路10产生的驱动电流I传输至第二控制子电路302,并控制电流通路的导通时长。
[0128]
第二控制子电路302还连接第二扫描信号端G_B、第二数据信号端D_B。第二控制子电路302用于在第二扫描信号端G_B、和第二数据信号端D_B的控制下,控制电流通路在一个扫描周期内是否导通以及控制电流通路在多个扫描周期内的总的导通时长。
[0129]
由上述可知,只有当第一控制子电路301和第二控制子电路302均处于开启状态时,电流通路才能够导通,驱动子电路10产生的驱动电流I才能够通过电流通路输出至发光器件L。这样一来,发光器件L的有效发光亮度可以受到驱动电流I、第一控制子电路301以及第二控制子电路302的协同控制,增加了影响发光器件L的有效发光亮度的因素,使得具有该驱动电路01的亚像素能够显示的灰阶值更加多样化。
[0130]
根据本公开的实施例,如图5所示,第一控制子电路301可以包括第一晶体管T1和第二晶体管T2。
[0131]
图5是以图3所示的结构为例,对图3中各个子电路的结构进行的说明。在此情况下,如图5所示,发光器件L的阴极连接第二工作电压端VL2。
[0132]
第一晶体管T1的栅极连接发光控制信号端EM,第一极连接第一工作电压端VL1,第二极连接驱动子电路10。
[0133]
第二晶体管T2的栅极连接发光控制信号端EM,第一极连接驱动子电路10,第二极连接第二控制子电路302。
[0134]
此外,第二控制子电路302还连接第一电压端V1。该第一电压端V1可以为接地端GND。
[0135]
第二控制子电路302包括第三晶体管T3、第四晶体管T4以及第 一电容C1。
[0136]
第三晶体管T3的栅极连接第二扫描信号端G_B,第一极连接第二数据信号端D_B,第二极连接第四晶体管T4的栅极。
[0137]
第一电容C1的一端与第三晶体管T3的第二极相连接,第一电容C1的另一端连接第一电压端V1。
[0138]
如图5所示,在发光器件L的阳极连接第二控制子电路302,发光器件L的阴极连接第二工作电压端VL2的情况下,第四晶体管T4的第一极连接第一控制子电路301,第二极与发光器件L的阳极相连接。
[0139]
在第一控制子电路301的结构如上所述时,第四晶体管T4的第一极连接第二晶体管T2的第二极。
[0140]
根据本公开的另一实施例,以图4所示的结构为例,对图4中各个子电路的结构进行的说明。
[0141]
图6是图4中各个子电路的结构示意图,参照图6,其与图5的各个子电路的结构类似,区别在于发光器件L、第一控制子电路、第二控制子电路的连接方式不同。具体地,参照图4和图6,发光器件L的阳极连接第一工作电压端VL1;发光器件L的阴极连接第一晶体管T1的第一极。第四晶体管T4的第一极连接第一控制子电路301,第二极与第二工作电压端VL2相连接。
[0142]
根据本公开的实施例,如图7所示,驱动子电路10包括驱动晶体管Td和第二电容C2,该驱动晶体管Td的栅极连接第二电容C2的一端,第二电容C2的另一端连接第二电压端V2。该第二电压端V2可以与第一电压端V1相同,均为接地端GND。可替代地,由于第二电压端V2与第一工作电压端VL1的位置较近,因此为了使得电路版图设计更加简便,第二电压端V2可以与第一工作电压端VL1相连接,以接收第一工作电压端VL1输出的第一工作电压VDD。
[0143]
驱动晶体管Td的栅极连接第二电容C2的一端,第一极连接写入子电路20,第二极连接灰阶控制子电路30。在灰阶控制子电路30的结构如上所述时,驱动晶体管Td的第二极连接第二晶体管T2的第一极。
[0144]
根据本公开的实施例,写入子电路20包括第五晶体管T5。
[0145]
第五晶体管T5的栅极连接第一扫描信号端G_A,第一极连接第一数据信号端D_A,第二极与驱动子电路10相连接。在驱动子电路10的结构如上所述时,第五晶体管T5的第二极连接驱动晶体管Td的第一极。
[0146]
当驱动子电路10中的驱动晶体管Td在饱和区工作时,该驱动晶体管Td可以根据其栅极电压和源极电压生成驱动电流I。根据驱动电流公式I=K(Vgs-Vth) 2可以得出,驱动电流I受到驱动晶体管Td的阈值电压Vth的影响。由于驱动晶体管Td在工作过程中,其阈值电压Vth会发生漂移,且位于不同亚像素的驱动晶体管Td的阈值电压Vth的漂移量不一定相同,这样一来,在显示同一灰阶数据时,不同亚像素中的驱动晶体管Td产生的驱动电流I会不同,从而使得不同亚像素的发光器件L的亮度不均,影响显示效果。
[0147]
为了解决上述问题,本申请实施例提供的驱动电路01,如图7所示,还包括补偿子电路40。
[0148]
该补偿子电路40连接第一扫描信号端G_A以及驱动子电路10。补偿子电路40用于在第一扫描信号端G_A的控制下,对驱动子电路10的阈值电压进行补偿。在驱动子电路10的结构如上所述时,该补偿子电路40可以对驱动晶体管Td的阈值电压Vth进行补偿。稍后将描述补偿阈值电压Vth的具体过程。
[0149]
示例性的,补偿子电路40可以包括第六晶体管T6。
[0150]
该第六晶体管T6的栅极连接第一扫描信号端G_A,第一极和第二极均连接驱动子电路10。在驱动子电路10的结构如上所述时,该第六晶体管T6的第一极连接驱动晶体管Td的第二极,该第六晶体管T6的第二极连接驱动晶体管Td的栅极。
[0151]
此外,上一图像帧残留于驱动子电路10的信号对下一图像帧的显示画面造成影响,本申请实施例提供的驱动电路01,如图7所示,还包括复位子电路50。
[0152]
该复位子电路50连接复位电压端VINT、复位控制信号端RS以及驱动子电路10。该复位子电路50用于在复位控制信号端RS的控 制下,将复位电压端VINT提供的复位电压传输至驱动子电路10。
[0153]
复位子电路50包括第七晶体管T7。
[0154]
该第七晶体管T7的栅极连接复位控制信号端RS,第一极连接复位电压端VINT,第二极与驱动子电路10相连接。在驱动子电路10的结构如上所述时,第七晶体管T7的第一极连接驱动晶体管Td的栅极。
[0155]
需要说明的是,图7是以驱动器件100与发光器件L采用如图1的连接方式进行的说明。当驱动器件100与发光器件L采用如图2的连接方式时,补偿子电路40和复位子电路50的具体结构以及连接方式同上所述,且具有驱动子电路10、写入子电路20、灰阶控制子电路30、补偿子电路40以及复位子电路50的驱动电路01的结构如图8所示。
[0156]
此外,图5至图8中,是以各个晶体管均为P型晶体管为例进行的说明。在本申请的一些实施例中,各个子电路中的晶体管还可以均为N型晶体管。晶体管的第一极可以为源极,第二极为漏极;可替代地,第一极为漏极,第二极为源极。
[0157]
以下以图7所示的驱动电路01的结构为例,对该驱动电路01在一图像帧内的工作过程进行详细的说明。
[0158]
在本申请的一些实施例中,为了使得具有驱动电路01的亚像素能够显示的灰阶值更多,显示效果更好,在一图像帧内,该驱动电路01可以具有多个扫描周期S。例如,如图9所述,是以图像帧具有三个扫描周期S1、S2以及S3为例进行的说明。
[0159]
以每个扫描周期可以划分为三个阶段:第一阶段t1、第二阶段t2以及第三阶段t3。
[0160]
以第一扫描周期S1为例,在第一阶段t1,复位控制信号端RS输入低电平,第七晶体管T7导通,复位电压端VINT提供的复位电压通过第七晶体管T7传输至驱动晶体管Td的栅极,从而对驱动晶体管Td的栅极进行复位,避免上一图像帧残留于驱动晶体管Td的电压对本图像帧的显示造成影响。此时,节点N1的电压为复位电压端VINT提供的复位电压。
[0161]
根据本公开的实施例,复位电压可以为低电平,使驱动晶体管处于接近导通而驱动晶体管Td未能开启的状态,从而为接下来的数据写入阶段期间对驱动晶体管Td的栅极进行充电做准备,使得第一数据电压Vdata_A能够更快速地为驱动晶体管Td的栅极进行充电。因此,在后续的数据写入期间中,当不同的数据电压写入到驱动晶体管时,可以减少数据电压写入的时间,从而使得对于整个显示面板的所有驱动电路而言,所有驱动晶体管Td的响应时间几乎相同,数据电压的写入时间大致相同,对整个显示面板而言,这种设置方式使得显示效果均一性更高。
[0162]
第一阶段t1可以称为复位阶段。
[0163]
在第二阶段t2,第一扫描信号端G_A和第二扫描信号端G_B输入低电平。在第一扫描信号端G_A的控制下,第五晶体管T5和第六晶体管T6导通。第一数据信号端D_A提供的第一数据电压Vdata_A通过第五晶体管T5传输至驱动晶体管Td的第一极。
[0164]
第六晶体管T6导通后,驱动晶体管Td的栅极和第二极电连接,从而使得驱动晶体管Td用作二极管。此时,第一数据电压Vdata_A向驱动晶体管Td的栅极进行充电,直至驱动晶体管Td截止为止。当驱动晶体管Td截止时,驱动晶体管Td的栅源电压Vgs=Vth,即Vg-Vs=Vth。此时,驱动晶体管Td的栅源电压(N1节点的电压)Vg=Vs+Vth=Vdata_A+Vth。在此情况下,第一数据电压Vdata_A写入至驱动晶体管Td的栅极。
[0165]
此外,在第二扫描信号端G_B的控制下,第三晶体管T3导通,第二数据信号端D_B提供的第二数据电压Vdata_B通过第三晶体管T3传输至第四晶体管T4的栅极。节点N2的电压为Vdata_B。
[0166]
在第一电容C1和第二电容C2的作用下,在第一扫描信号端G_A和第二扫描信号端G_B再次输出低电平之前,节点N1和节点N2的电位保持不变。
[0167]
第二阶段t2可以为数据写入阶段。
[0168]
在第三阶段t3,如图9所示,发光控制信号端EM提供低电平,第一晶体管T1和第二晶体管T2导通。
[0169]
此外,第二数据信号端D_B输出的第二数据电压Vdata_B为高电平(VGH)和低电平(VGL)两种模式。可以设置当第四晶体管T4的栅极接收到高电平时,该第四晶体管T4截止,而当第四晶体管T4的栅极接收到低电平时,该第四晶体管T4导通。
[0170]
图9中,在第三阶段t3,第二数据电压Vdata_B为低电平,此时,第二扫描信号端G_B由低电平变为高电平,第三晶体管T3截止。但是,由于第一电容C1的存在,使得节点N2的电位还保持为第二阶段t2时的高电平,因此第四晶体管T4截止,此时发光器件L不发光。从而可以通过控制在该扫描周期中发光器件L不发光来整体上减小一个图像帧中发光器件的发光时长。
[0171]
可替代地,与图9所示的时序图相比,可以在第二时段t2处将Vdata_B设置为低电平,从而使得第三阶段t3中第四晶体管T4导通,该情况下,第一工作电压端VL1和第二工作电压端VL2之间的电流通路导通。此时,工作在饱和区的驱动晶体管Td产生的驱动电流I通过电流通路传输至发光器件L,使得该发光器件L发光。
[0172]
驱动电流I=K(Vgs-Vth) 2=K(Vg-Vs-Vth) 2=K(Vdata_A+Vth-VDD-Vth) 2=K(Vdata_A-VDD) 2
[0173]
其中,K=1/2Cox(μW/L);Cox、μ、W、L分别为驱动晶体管Td的单位面积沟道电容、沟道迁移率、沟道宽度和沟道长度。因此K为常数。
[0174]
由驱动电流I的公式可知,驱动电流I与驱动晶体管Td的阈值电压Vth无关。因此驱动电流I的大小不会由于驱动晶体管Td的阈值电压Vth发生漂移而改变。
[0175]
第三阶段t3可以为发光阶段。
[0176]
需要说明的是,是对第一扫描周期S1中驱动电路01的工作过程进行的说明。其余扫描周期中驱动电路01的工作过程同上所述,此处不再赘述。
[0177]
不同之处在于,一方面、可以改变第一数据信号端D_A提供的第一数据电压Vdata_A的大小,以改变流过发光器件L的驱动电流I的大小。另一方面,还可以改变第二数据信号端D_B提供的第二数据 电压Vdata_B的大小。例如,参照图9,可以在第二扫描周期S2的第二时段t2处将Vdata_B设置为低电平,从而使得第四晶体管T4在第二扫描周期S1导通,因此发光器件L在第二扫描周期S2发光,以改变发光器件L在一个图像帧的有效发光亮度。因此,Vdata_B可以决定何时将驱动电流I传输至发光器件L。又一方面,还可以控制发光控制信号端EM提供低电平的时长,如控制发光控制信号端EM提供信号的占空比,以控制第一晶体管T1和第二晶体管T2的导通时长,从而控制驱动电流I流经的电流通路的导通时长。
[0178]
综上所述,驱动电路01中发光器件L在一图像帧内的有效发光亮度可以由一图像帧内扫描周期的个数、每个扫描周期的时长、第一数据电压Vdata_A、第二数据电压Vdata_B、发光控制信号端EM提供的发光控制信号多个因素决定,从而可以使得具有驱动电路01的亚像素显示的灰阶值更多,显示面板显示的画面更加的丰富、细腻。
[0179]
此外,如图7所示,第五晶体管T5和第六晶体管T6的栅极连接第一扫描信号端G_A,第三晶体管T3的栅极连接第二扫描信号端G_B。图9是以第一扫描信号端G_A和第二扫描信号端G_B输入的信号相同为例进行的说明。
[0180]
本申请的一些实施例中,如图12所示,在一个扫描周期S内,可以使得第二扫描信号端G_B输入的有效信号有所延时,例如,在第二阶段t2,第二扫描信号端G_B输入的有效信号晚于第一扫描信号端G_A输入的有效信号。
[0181]
有效信号是指,可以使得接收到该有效信号的子电路处于开启状态的电平信号,例如低电平。在此情况下,接收该第二扫描信号端G_B输入有效信号的灰阶控制子电路30的开启时间,晚于接收第一扫描信号端G_A输入有效信号的写入子电路20的开启时间。
[0182]
此外,当子电路包括晶体管时,有效信号是指能够使得该有效信号控制的晶体管处于导通状态的电平信号。例如,在灰阶控制子电路30包括第三晶体管T3,写入子电路20包括第五晶体管T5和补偿子电路40包括第六晶体管T6时,第一扫描信号端G_A控制的第五晶体管T5和第六晶体管T6的导通时间,优先于第二扫描信号端G_B 控制的第三晶体管T3的导通时间。在晶体管为P型晶体管时,有效信号为低电平。
[0183]
这样一来,可以使第四晶体管T4的导通时间延迟,从而避免第二晶体管T2产生的漏电流通过第四晶体管T4流过发光器件L造成误发光的现象。也就是说,根据本公开的实施例,在第一数据信号端D_A提供的第一数据电压Vdata_A写入驱动晶体管Td的状态稳定后,且该驱动晶体管Td产生的驱动电流I稳定后,第三晶体管T3再导通,并控制第四晶体管T4导通,以将稳定的驱动电流I传输至发光器件L,使得发光器件L的发光亮度稳定。
[0184]
以上是以图7所示的结构为例进行的说明,图8所示的驱动电路01的工作过程同上所述,此处不再赘述。
[0185]
本申请的一些实施例,提供一种显示装置,包括显示面板,该显示面板的显示区域具有多个如图10所示的亚像素02,至少一个亚像素02内设置有如上所述的任意一种驱动电路01。
[0186]
亚像素02可以由横纵交叉的第一扫描信号线G_A与第一数据信号线D_A交叉界定。此外,第二扫描信号线G_B可以与第一扫描信号线G_A平行设置,第二数据信号线D_B可以与第一数据信号线D_A平行设置。
[0187]
由图10可以看出,位于同一行的亚像素,其驱动电路01中的第一晶体管T1连接同一条发光控制信号端EM。在此情况下,当该发光控制信号端EM提供有效信号,例如如图9所示的低电平时,位于同一行的各个第一晶体管T1和第二晶体管T2均导通。
[0188]
基于此,为了使得同一行中不同亚像素的发光亮度可以单独控制,可以通过第二扫描信号端G_B输入有效信号控制第三晶体管T3导通,然后,在第三晶体管T3导通后,通过第二数据信号端D_B提供的第二数据电压Vdata_B为有效信号时,控制第四晶体管T4的导通,从而使得第一工作电压端VL1与第二工作电压端VL2之间的电流通路导通。
[0189]
驱动晶体管Td产生的驱动电流I能够通过电流通路传输至发光器件L。该电流通路导通的时间越长,发光器件L在一个扫描周期S 内的有效发光亮度越高。此外,还可以通过调整第一数据信号端D_A提供的第一数据电压Vdata_A的大小,达到调整驱动电流I的大小。该驱动电流I越大,发光器件L在一个扫描周期S内的有效发光亮度越高。
[0190]
根据本公开的实施例,如图9所示,在一个图像帧内存在三个扫描周期S1、S2和S3。这三个扫描周期中的第三阶段t3彼此不同。因此,可以根据发光器件的期望的发光时长来选择相应的一个或多个扫描周期,使得在该一个或多个扫描周期内的第三阶段t3发光器件发光,从而能够得到8种不同的灰阶亮度。根据本公开的另一实施例,一个图像帧的多个扫描周期中的第三阶段可以彼此相同。因此也可以根据发光器件的期望的发光时长来选择一个或多个扫描周期,使得在该一个或多个扫描周期内的第三阶段t3发光器件发光,以改变发光器件的发光时长,可以得到4种不同的灰阶。
[0191]
可以看出,在一个图像帧内存在多个扫描周期且每个扫描周期的长度都不同的情况下,能够扩大发光器件的发光时长和有效亮度的可调节范围,丰富显示面板的能够显示的灰阶数量。
[0192]
综上所述,在相关技术中,在发光控制信号端EM提供的发光控制信号的控制下,可以实现一行驱动电路01中的所有亚像素同时发光,但是无法单独控制各亚像素的发光亮度和发光时长。然而,根据本申请提供的驱动电路,可以在发光控制信号端EM、第一扫描信号端G_A、第二扫描信号端G_B、第一数据信号端D_A以及第二数据信号端D_B的共同协作下,实现单个亚像素发光亮度的调节。
[0193]
需要说明的是,显示装置可以为显示器、电视、数码相框、手机或平板电脑等任何具有显示功能的产品或者部件。其中,该显示装置具有与前述实施例提供的驱动电路01相同的技术效果,此处不再赘述。
[0194]
本申请的一些实施例提供一种用于对如上所述的驱动电路01驱动的方法,在一图像帧内,驱动电路具有多个扫描周期。
[0195]
驱动电路01中的灰阶控制子电路30包括第一控制子电路301和第二控制子电路302。
[0196]
在一个扫描周期S(例如第一扫描周期S1)内,该驱动电路驱动的方法,如图11所示,包括步骤S100~S103。
[0197]
步骤S101包括向第一扫描信号端G_A提供第一扫描信号,向第一数据信号端D_A提供第一数据电压Vdata_A,第一数据电压Vdata_A通过写入子电路20写入至驱动子电路10。
[0198]
如图9所示,在一个扫描周期S内,第一扫描信号端G_A提供的信号具有高电平和低电平两种状态,本申请实施例中,当第一扫描信号端G_A输入低电平时,可以作为用于开启上述写入子电路20的有效信号。当第一扫描信号端G_A输入高电平时,写入子电路20关闭。
[0199]
步骤S102包括向第二扫描信号端G_B提供第二扫描信号,向第二数据信号端D_B提供第二数据电压Vdata_B,以使得第二控制子电路302在第二扫描信号和第二数据电压Vdata_B的控制下开启或关闭。
[0200]
通过控制第一控制子电路301和第二控制子电路302开启的时长,可以达到控制电流通路的导通时长的目的。
[0201]
第二扫描信号端G_B以及第二数据电压端D_B,如图9所示,具有高电平和低电平两种状态,本申请实施例中,当第二扫描信号端G_B输入低电平时且第二数据电压端D_B输入低电平时,可以作为用于开启第二控制子电路302的有效信号。在其他状态下,第二控制子电路302关闭。
[0202]
需要说明的是,步骤S101和步骤S102可以在图9所示的一扫描周期内的第二阶段t2执行。
[0203]
此外,在驱动电路01还包括补偿子电路40的情况下,当在第二阶段t2,当向第一扫描信号端G_A提供第一扫描信号时,补偿子电路40开启,从而对驱动子电路10中驱动晶体管Td的阈值电压Vth进行补偿。
[0204]
步骤S103包括向发光控制信号端EM提供发光控制信号,第一工作电压端VL1提供的第一工作电压VDD通过第一控制子电路301传输至驱动子电路10,以使得发光器件L在发光控制信号、第一扫 描信号、第二扫描信号以及第二数据电压Vdata_B的控制下基于所述第一工作电压VDD和所述第一数据电压Vdata_A发光。其中,发光控制信号端EM如图9所示,具有高电平和低电平两种状态,本申请实施例中,当发光控制信号端EM提供低电平时,可以作为用于开启第一控制子电路301的有效信号。当发光控制信号端EM提供高电平时,第一控制子电路301关闭。
[0205]
具体的,驱动子电路10根据第一数据电压Vdata_A和第一工作电压VDD,生成驱动电流I。驱动电流I通过第一控制子电路301传输至第二控制子电路302。由于第一控制子电路301和第二控制子电路302均开启,因此第一工作电压端VL1和第二工作电压端VL2之间的电流通路导通,驱动电流I经过该电流通路传输至发光器件L。发光器件L在电流通路中接收驱动电流I,并发光。
[0206]
需要说明的是,步骤S103可以在图9所示的一扫描周期内的第三阶段t3执行。
[0207]
此外,在驱动电路10还包括复位子电路50的情况下,S101之前,该驱动电路驱动的方法,如图11所示还包括:
[0208]
步骤S100,向复位控制信号端RS提供复位控制信号,向复位电压端VINT提供复位电压,该复位电压通过复位子电路50传输至驱动子电路10。
[0209]
其中,复位控制信号端RS如图9所示,具有高电平和低电平两种状态,本申请实施例中,当复位控制信号端RS输入低电平时,可以作为用于开启复位子电路50的有效信号。当复位控制信号端RS输入高电平时,复位子电路50关闭。
[0210]
采用步骤S100可以对驱动子电路10中驱动晶体管Td的栅极进行复位。
[0211]
步骤S100可以在图9所示的一扫描周期内的第一阶段t1执行。
[0212]
需要说明的是的,当驱动电路10中各个子电路的结构如图7或图8所示时,该驱动电路10的驱动方法在前述实施例中该驱动电路10的工作过程中已经进行了详细的说明,此处不再赘述。此外,驱动电路的驱动方法具有与前述实施例提供的驱动电路相同的技术效 果,此处不再赘述。
[0213]
此外,为了使得第一数据电压Vdata_A通过写入子电路20稳定的写入至驱动子电路10后,第二控制子电路302再开启,可选的,如图12所示,在一扫描周期S中的第二阶段t2,第二扫描信号端G_A输出有效信号的时间晚于第一扫描信号端G_B输出有效信号的时间。从而使得驱动子电路10产生的驱动电流I稳定后,第二控制子电路302再开启以将电流通路导通。有效信号的说明同上所述,此处不再赘述。
[0214]
此外,在驱动子电路10包括驱动晶体管Td和第二电容C2,该驱动晶体管Td的栅极连接第二电容C2的一端,第二电容C2的另一端连接第二电压端V2的情况下,由于第二电压端V2与第一工作电压端VL1的位置较近,因此为了使得电路版图设计更加简便,该第二电压端V2与第一工作电压端VL1输入的电压相同。这样一来,可以将第一工作电压端VL1与第二电压端V2电连接。在驱动子电路10工作时,第一工作电压端VL1提供的第一工作电压VDD可以传输至第二电压端V2。
[0215]
根据本公开的另一实施例,如图13所示,驱动器件100可以仅包括第二灰阶控制子电路302和驱动晶体管Td、第二晶体管T2。可以理解的是,驱动子电路Td可以根据第三电压端V3提供的源极信号以及第四电压端V4提供的栅极信号生成用于驱动发光器件L的驱动电流。发光器件L的驱动时长可以受第二晶体管T2和第二控制子电路302的控制。
[0216]
参照图14,根据本公开的实施例,驱动子电路10可以仅包括驱动晶体管Td,驱动晶体管的栅极连接第四电压端V4,第一极连接所述写入子电路,第二极连接所述灰阶控制子电路。第四电压端V4用于为驱动晶体管Td的栅极提供合适的电压信号,以使驱动晶体管Td导通。
[0217]
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本公开的保护范围之内。 因此,本公开的保护范围应以所述权利要求的保护范围为准。

权利要求书

[权利要求 1]
一种驱动电路,包括驱动器件,用于驱动待驱动元件工作; 所述驱动器件和所述待驱动元件串联于第一工作电压端和第二工作电压端之间;所述驱动器件用于向所述待驱动元件提供驱动信号,并控制所述第一工作电压端和所述第二工作电压端之间信号通路的导通时长; 所述驱动器件包括驱动子电路、写入子电路以及灰阶控制子电路; 所述写入子电路连接第一扫描信号端、第一数据信号端以及所述驱动子电路;所述写入子电路用于在所述第一扫描信号端的控制下,将所述第一数据信号端提供的第一数据电压写入至所述驱动子电路; 所述灰阶控制子电路连接驱动控制信号端、第二扫描信号端、第二数据信号端、所述驱动子电路; 所述灰阶控制子电路用于在所述驱动控制信号端的控制下,将所述第一工作电压端提供的第一工作电压传输至所述驱动子电路; 所述驱动子电路用于根据所述第一数据电压和所述第一工作电压,生成所述驱动信号; 所述灰阶控制子电路还用于在所述驱动控制信号端、所述第二扫描信号端以及所述第二数据信号端的控制下,控制所述电流通路的导通时长。
[权利要求 2]
根据权利要求1所述的驱动电路,其中,所述灰阶控制子电路包括第一控制子电路和第二控制子电路; 所述第一控制子电路连接所述驱动控制信号端、所述驱动子电路以及所述第二控制子电路;所述第一控制子电路用于在所述驱动控制信号端的控制下,将所述第一工作电压端提供的第一工作电压传输至所述驱动子电路; 所述第一控制子电路还用于在所述驱动控制信号端的控制下, 将所述驱动子电路产生的驱动电流传输至所述第二控制子电路,并控制所述电流通路的导通时长; 所述第二控制子电路还连接所述第二扫描信号端、所述第二数据信号端;所述第二控制子电路用于在所述第二扫描信号端和所述第二数据信号端的控制下,控制所述电流通路的导通时长。
[权利要求 3]
根据权利要求1所述的驱动电路,其中,所述驱动电路还包括补偿子电路; 所述补偿子电路连接所述第一扫描信号端以及所述驱动子电路;所述补偿子电路用于在所述第一扫描信号端的控制下,对所述驱动子电路的阈值电压进行补偿。
[权利要求 4]
根据权利要求1所述的驱动电路,其中,所述驱动电路还包括复位子电路; 所述复位子电路连接复位电压端、复位控制信号端以及所述驱动子电路;所述复位子电路用于在所述复位控制信号端的控制下,将所述复位电压端提供的复位电压传输至所述驱动子电路。
[权利要求 5]
根据权利要求2所述的驱动电路,其中,所述第一控制子电路包括第一晶体管和第二晶体管; 所述待驱动元件的阳极连接所述第二控制子电路,所述待驱动元件的阴极连接所述第二工作电压端;所述第一晶体管的栅极连接所述驱动控制信号端,第一极连接所述第一工作电压端,第二极连接所述驱动子电路; 所述第二晶体管的栅极连接所述驱动控制信号端,第一极连接所述驱动子电路,第二极连接所述第二控制子电路。
[权利要求 6]
根据权利要求2所述的驱动电路,其中,所述第一控制子电路包括第一晶体管和第二晶体管; 所述待驱动元件的阳极连接所述第一工作电压端;所述第一晶 体管的栅极连接所述驱动控制信号端,第一极连接所述待驱动元件的阴极,第二极连接所述驱动子电路; 所述第二晶体管的栅极连接所述驱动控制信号端,第一极连接所述驱动子电路,第二极连接所述第二控制子电路。
[权利要求 7]
根据权利要求2所述的驱动电路,其中,所述第二控制子电路还连接第一电压端;所述第二控制子电路包括第三晶体管、第四晶体管以及第一电容; 所述第三晶体管的栅极连接所述第二扫描信号端,第一极连接所述第二数据信号端,第二极连接所述第四晶体管的栅极; 所述第一电容的一端与所述第三晶体管的第二极相连接,所述第一电容的另一端连接所述第一电压端; 所述待驱动元件的阴极连接所述第二工作电压端;所述第四晶体管的第一极连接所述第一控制子电路,第二极与所述待驱动元件的阳极相连接。
[权利要求 8]
根据权利要求2所述的驱动电路,其中,所述第二控制子电路还连接第一电压端;所述第二控制子电路包括第三晶体管、第四晶体管以及第一电容; 所述第三晶体管的栅极连接所述第二扫描信号端,第一极连接所述第二数据信号端,第二极连接所述第四晶体管的栅极; 所述第一电容的一端与所述第三晶体管的第二极相连接,所述第一电容的另一端连接所述第一电压端; 所述待驱动元件的阳极连接所述第一工作电压端,所述待驱动元件的阴极连接所述第一控制子电路;所述第四晶体管的第一极连接所述第一控制子电路,第二极与所述第二工作电压端相连接。
[权利要求 9]
根据权利要求1所述的驱动电路,其中,所述驱动子电路还连接第二电压端,所述驱动子电路包括驱动晶体管; 所述驱动晶体管的栅极连接所述第二电压端,第一极连接所述 写入子电路,第二极连接所述灰阶控制子电路。
[权利要求 10]
根据权利要求3或4任一项所述的驱动电路,其中,所述驱动子电路还连接第二电压端,所述驱动子电路包括驱动晶体管和第二电容; 所述驱动晶体管的栅极连接所述第二电容的一端,第一极连接所述写入子电路,第二极连接所述灰阶控制子电路; 所述第二电容的另一端连接所述第二电压端。
[权利要求 11]
根据权利要求1所述的驱动电路,其中,所述写入子电路包括第五晶体管; 所述第五晶体管的栅极连接所述第一扫描信号端,第一极连接所述第一数据信号端,第二极与所述驱动子电路相连接。
[权利要求 12]
根据权利要求3所述的驱动电路,其中,所述补偿子电路包括第六晶体管; 所述第六晶体管的栅极连接所述第一扫描信号端,第一极和第二极均连接所述驱动子电路。
[权利要求 13]
根据权利要求4所述的驱动电路,其中,所述复位子电路包括第七晶体管; 所述第七晶体管的栅极连接所述复位控制信号端,第一极连接所述复位电压端,第二极与所述驱动子电路相连接。
[权利要求 14]
根据权利要求1所述的驱动电路,其中,所述待驱动元件为微型发光二极管。
[权利要求 15]
一种驱动电路,用于驱动待驱动元件工作,所述驱动电路包括第一晶体管至第七晶体管、第一电容、第二电容、驱动晶体管、复位控制信号端、驱动控制信号端、第一数据信号端、第二数据信号端、 第一扫描信号端、第二扫描信号端、第一工作电压端、第一电压端和第二电压端,其中, 所述驱动控制信号端连接至所述第一晶体管的栅极和所述第二晶体管的栅极, 所述第一数据信号端连接至所述第五晶体管的第一极, 所述第二数据信号端连接至所述第三晶体管的第一极, 所述第一扫描信号端连接至第五晶体管的栅极和第六晶体管的栅极, 所述第二扫描信号端连接至所述第三晶体管的栅极, 所述第一工作电压端连接至所述第一晶体管的第一极, 所述第一电压端连接至所述第一电容的一端, 所述第二电压端连接至所述第二电容的一端, 所述复位控制信号端连接至所述第七晶体管的栅极, 所述复位电压端连接至所述第七晶体管的第一极, 所述第一晶体管的第二极、所述第五晶体管的第二极连接至所述驱动晶体管的第一极, 所述第二电容的另一端、所述第六晶体管的第二极、所述第七晶体管的第二极连接至所述驱动晶体管的栅极, 所述第二晶体管的第一极、所述第六晶体管的第一极连接至所述驱动晶体管的第二极, 所述第二晶体管的第二极连接至所述第四晶体管的第一极, 所述第一电容的另一端、所述第三晶体管的第二极连接至所述第四晶体管的栅极, 所述第四晶体管的第二极连接至待驱动元件。
[权利要求 16]
一种驱动电路,用于驱动待驱动元件工作,所述驱动电路包括第一晶体管至第七晶体管、第一电容、第二电容、驱动晶体管、复位控制信号端、驱动控制信号端、第一数据信号端、第二数据信号端、第一扫描信号端、第二扫描信号端、电源电压端、第一电压端和第二电压端,其中, 所述驱动控制信号端连接至所述第一晶体管的栅极和所述第二晶体管的栅极, 所述第一数据信号端连接至所述第五晶体管的第一极, 所述第二数据信号端连接至所述第三晶体管的第一极, 所述第一扫描信号端连接至第五晶体管的栅极和第六晶体管的栅极, 所述第二扫描信号端连接至所述第三晶体管的栅极, 所述电源电压端连接至所述第四晶体管的第二极, 所述第一电压端连接至所述第一电容的一端, 所述第二电压端连接至所述第二电容的一端, 所述复位控制信号端连接至所述第七晶体管的栅极, 所述复位电压端连接至所述第七晶体管的第一极, 所述第一晶体管的第二极、所述第五晶体管的第二极连接至所述驱动晶体管的第一极, 所述第二电容的另一端、所述第六晶体管的第二极、所述第七晶体管的第二极连接至所述驱动晶体管的栅极, 所述第二晶体管的第一极、所述第六晶体管的第一极连接至所述驱动晶体管的第二极, 所述第二晶体管的第二极连接至所述第四晶体管的第一极, 所述第一电容的另一端、所述第三晶体管的第二极连接至所述第四晶体管的栅极, 所述第一晶体管的第一极连接至所述待驱动元件。
[权利要求 17]
一种显示装置,包括基板,所述显示基板的显示区域具有多个亚像素,至少一个亚像素内设置有如权利要求1-15任一项所述的驱动电路和待驱动元件,所述驱动电路用于向所述待驱动元件提供驱动信号。
[权利要求 18]
一种用于对如权利要求1-16任一项所述的驱动电路的驱动方法,其中,在一图像帧内,驱动电路具有多个扫描周期;所述灰阶 控制子电路包括第一控制子电路和第二控制子电路;在一个所述扫描周期内,所述驱动电路驱动的方法包括: 向第一扫描信号端提供第一扫描信号,向第一数据信号端提供第一数据电压,所述第一数据电压通过写入子电路写入至驱动子电路; 向第二扫描信号端提供第二扫描信号,向第二数据信号端提供第二数据电压,以使得第二控制子电路在所述第二扫描信号和所述第二数据电压的控制下开启或关闭; 向驱动控制信号端提供驱动控制信号,向所述第一工作电压端提供第一工作电压,所述第一工作电压通过第一控制子电路传输至驱动子电路,以使得待驱动元件在所述驱动控制信号、所述第一扫描信号、所述第二扫描信号以及所述第二数据电压的控制下基于所述第一数据电压和所述第一工作电压工作。
[权利要求 19]
根据权利要求18所述的驱动方法,其中,所述方法还包括: 在一个所述扫描周期内,所述第二扫描信号端输出有效信号的时间晚于所述第一扫描信号端输出有效信号的时间。
[权利要求 20]
根据权利要求18所述的驱动方法,其中,所述驱动电路还包括复位子电路,所述向第一扫描信号端提供第一扫描信号,向第一数据信号端提供第一数据电压,所述第一数据电压通过写入子电路写入至驱动子电路之前,所述驱动电路驱动的方法还包括: 向复位控制信号端提供复位控制信号,向复位电压端提供复位电压,所述复位电压通过所述复位子电路传输至所述驱动子电路。
[权利要求 21]
根据权利要求18所述的驱动方法,其中,所述驱动子电路包括驱动晶体管和第二电容;所述驱动晶体管的栅极连接所述第二电容的一端,所述第二电容的另一端连接第二电压端,所述第二电压端与所述第一工作电压端输入的电压相同。

附图

[ 图 1]  
[ 图 2]  
[ 图 3]  
[ 图 4]  
[ 图 5]  
[ 图 6]  
[ 图 7]  
[ 图 8]  
[ 图 9]  
[ 图 10]  
[ 图 11]  
[ 图 12]  
[ 图 13]  
[ 图 14]