Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2019114031 - PROCÉDÉ DE CONCEPTION DE CIRCUIT DE SYNCHRONISATION TEMPORELLE CONSTANTE À FAIBLE CONSOMMATION D'ÉNERGIE ET CIRCUIT DE SYNCHRONISATION

Numéro de publication WO/2019/114031
Date de publication 20.06.2019
N° de la demande internationale PCT/CN2017/118587
Date du dépôt international 26.12.2017
CIB
H02M 3/158 2006.01
HÉLECTRICITÉ
02PRODUCTION, CONVERSION OU DISTRIBUTION DE L'ÉNERGIE ÉLECTRIQUE
MAPPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALIMENTATION SIMILAIRES; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION
3Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu
02sans transformation intermédiaire en courant alternatif
04par convertisseurs statiques
10utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande
145utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande
155utilisant uniquement des dispositifs à semi-conducteurs
156avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation
158comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique
CPC
G06F 2119/12
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
2119Details relating to the type or aim of the analysis or the optimisation
12Timing analysis or timing optimisation
G06F 30/373
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
30Computer-aided design [CAD]
30Circuit design
36Circuit design at the analogue level
373Design optimisation
G06F 30/396
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
30Computer-aided design [CAD]
30Circuit design
39Circuit design at the physical level
396Clock trees
H02M 1/0048
H02M 3/158
HELECTRICITY
02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
3Conversion of dc power input into dc power output
02without intermediate conversion into ac
04by static converters
10using discharge tubes with control electrode or semiconductor devices with control electrode
145using devices of a triode or transistor type requiring continuous application of a control signal
155using semiconductor devices only
156with automatic control of output voltage or current, e.g. switching regulators
158including plural semiconductor devices as final control devices for a single load
H03K 3/012
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
3Circuits for generating electric pulses; Monostable, bistable or multistable circuits
01Details
012Modifications of generator to improve response time or to decrease power consumption
Déposants
  • 清华四川能源互联网研究院 SICHUAN ENERGY INTERNET RESEARCH INSTITUTE, TSINGHUA UNIVERSITY [CN]/[CN]
Inventeurs
  • 李伊珂 LI, Yike
Mandataires
  • 成都九鼎天元知识产权代理有限公司 CHENGDU JIUDINGTIANYUAN INTELLECTUAL PROPERTY AGENCY LTD.
Données relatives à la priorité
201711313763.112.12.2017CN
Langue de publication chinois (ZH)
Langue de dépôt chinois (ZH)
États désignés
Titre
(EN) LOW-POWER-CONSUMPTION CONSTANT ON-TIME TIMING CIRCUIT DESIGN METHOD AND TIMING CIRCUIT
(FR) PROCÉDÉ DE CONCEPTION DE CIRCUIT DE SYNCHRONISATION TEMPORELLE CONSTANTE À FAIBLE CONSOMMATION D'ÉNERGIE ET CIRCUIT DE SYNCHRONISATION
(ZH) 一种低功耗恒定导通时间定时电路设计方法及定时电路
Abrégé
(EN)
A low-power-consumption constant on-time timing circuit design method and a timing circuit. An RC circuit is used for timing and the static power consumption of a timer is eliminated. The specific structure is that: a fourth PMOS transistor M4 is comprised, a source is connected to an input voltage VIN, a gate is connected to an on-time control terminal TON_CONTROL, and a drain is connected to one end of a fourth resistor R4; the other end of the fourth resistor R4 is connected to one end of a fourth capacitor C4; the other end of the fourth capacitor C4 is grounded; an input negative electrode of a comparator VCMP is connected to a reference voltage, and an input positive electrode is connected between the fourth capacitor C4 and the fourth resistor R4. According to the circuit under the design method, the static power consumption of the constant on-time timing circuit can be eliminated so that the power consumption of the whole circuit can be reduced, and the circuit structure is simple and the costs are low.
(FR)
L'invention concerne un procédé de conception de circuit de synchronisation temporelle constante à faible consommation d'énergie et un circuit de synchronisation. Un circuit RC est utilisé pour la synchronisation et la consommation d'énergie statique d'un minuteur est éliminée. La structure spécifique consiste en ce que : un quatrième transistor PMOS M4 est compris, une source est connectée à une tension d'entrée VIN, une grille est connectée à une borne de commande temporelle TON_CONTROL et un drain est connecté à une extrémité d'une quatrième résistance R4 ; l'autre extrémité de la quatrième résistance R4 est connectée à une extrémité d'un quatrième condensateur C4 ; l'autre extrémité du quatrième condensateur C4 est mise à la terre ; une électrode négative d'entrée d'un comparateur VCMP est connectée à une tension de référence et une électrode positive d'entrée est connectée entre le quatrième condensateur C4 et la quatrième résistance R4. Avec le circuit selon le procédé de conception, la consommation d'énergie statique du circuit de synchronisation temporelle constante peut être éliminée de telle sorte que la consommation d'énergie de l'ensemble du circuit puisse être réduite et la structure de circuit est simple et les coûts sont faibles.
(ZH)
一种低功耗恒定导通时间定时电路设计方法及定时电路,采用RC电路进行定时,消除定时器的静态功耗,具体结构有:包括第四PMOS管M4,源极连接于输入电压VIN,栅极连接于导通时间控制端TON_CONTROL,漏极与第四电阻R4的一端相连;所述第四电阻R4的另一端与第四电容C4的一端相连;所述第四电容C4的另一端连接于地;比较器VCMP输入负极连接参考电压,输入正极连接于第四电容C4和第四电阻R4之间。该设计方法下的电路,能够消除恒定导通时间定时电路的静态功耗,从而降低整个电路的功耗,且实现电路结构简单,成本低。
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international