Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019066796) INSTRUCTIONS POUR LA MULTIPLICATION VECTORIELLE DE MOTS SIGNÉS À ARRONDISSEMENT
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/066796 N° de la demande internationale : PCT/US2017/053648
Date de publication : 04.04.2019 Date de dépôt international : 27.09.2017
CIB :
G06F 9/30 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9
Dispositions pour la commande par programme, p.ex. unité de commande
06
utilisant un programme emmagasiné, c. à. d. utilisant une unité de stockage interne de l'équipement de traitement de données pour recevoir et conserver le programme
30
Dispositions pour exécuter des instructions machine, p.ex. le décodage des instructions
Déposants :
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054, US
Inventeurs :
MADDURI, Venkateswara R.; US
MURRAY, Carl; IE
OULD-AHMED-VALL, Elmoustapha; US
CHARNEY, Mark J.; US
VALENTINE, Robert; IL
CORBAL, Jesus; US
Mandataire :
PARVIN, S. Kameron; US
NICHOLSON, David F.; US
Données relatives à la priorité :
Titre (EN) INSTRUCTIONS FOR VECTOR MULTIPLICATION OF SIGNED WORDS WITH ROUNDING
(FR) INSTRUCTIONS POUR LA MULTIPLICATION VECTORIELLE DE MOTS SIGNÉS À ARRONDISSEMENT
Abrégé :
(EN) Disclosed embodiments relate to executing a vector multiplication instruction. In one example, a processor includes fetch circuitry to fetch the vector multiplication instruction having fields for an opcode, first and second source identifiers, and a destination identifier, decode circuitry to decode the fetched instruction, execution circuitry to, on each of a plurality of corresponding pairs of fixed-sized elements of the identified first and second sources, execute the decoded instruction to generate a double-sized product of each pair of fixed-sized elements, the double-sized product being represented by at least twice a number of bits of the fixed size, and generate a signed fixed-sized result by rounding the most significant fixed-sized portion of the double-sized product to fit into the identified destination.
(FR) Des modes de réalisation de la présente invention concernent l'exécution d'une instruction de multiplication vectorielle. Dans un exemple, un processeur comprend un ensemble circuit d'extraction destiné à extraire l'instruction de multiplication vectorielle ayant des champs pour un code d'opération, des premier et second identifiants de source, et un identifiant de destination, un ensemble circuit de décodage pour décoder l'instruction extraite, un ensemble circuit d'exécution pour exécuter, sur chacune d'une pluralité de paires correspondantes d'éléments de taille fixe des première et seconde sources identifiées, l'instruction décodée pour générer un produit de taille double de chaque paire d'éléments de taille fixe, le produit de taille double étant représenté par au moins deux fois un nombre de bits de la taille fixe, et générer un résultat signé de taille fixe par arrondissement de la partie de taille fixe la plus significative du produit de taille double pour s'adapter dans la destination identifiée.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)